|
Mentor Graphics的 Calibre DRC佳绩频传 (2002.02.28) Mentor Graphics于日前宣布,Calibre DRC在集成电路实体验证市场的领先优势持续扩大。根据Dataquest于2001年10月发表一篇名为「电子设计自动化2001年:身为电子设计自动化厂商真好」的报告,Calibre在2000年共拿下57%的DRC市场,相较于1999年的47%领先优势,市场占有率又增加一成 |
|
Mentor Graphics提供NewLogic蓝芽硅智财组件 (2002.02.05) Mentor Graphics于日前宣布和蓝芽设计解决方案主要供货商NewLogic达成一项市场协议,允许Inventra部门将蓝芽硅智财组件的用户许可证提供给系统单芯片设计人员。根据此项协议 |
|
The MathWorks推出动力机械仿真软件 (2002.01.28) 钛思科技美国总公司The MathWorks日前正式推出建立于Simulink动态仿真平台上的SimMechanics 1.0,为各种动力机械相关领域的设备模块化(Modeling)及控制器(Controller)提供了高速效能的开发工具 |
|
新思科技SPS部门与CATT合作以加速3G无线?品的开发 (2002.01.28) 新思科技公司(Synopsys)28日宣布推出TD-SCDMA兼容性设计环境(Design Conformance Lab:DCL),这是新思科技 专业服务部门(SPS)与中国电信技术研究院(CATT)共同努力的成果。CATT 是TD-SCDMA标准的制定者之一 |
|
新思发表DFT Compiler新一代的测试技术 (2002.01.22) 新思科技于日前发表了DFT Compiler新一代的测试技术, Synopsys 的DFT Compiler所加强的新功能中,将允许设计工程师顺利地进行数百万逻辑闸之系统单芯片测试。这些新的功能所带来的先进测试模块化(test modeling)技术,大大地提升了此软件工具的逻辑闸容量以及执行效能 |
|
新思和Silicon Metrics 共同开发单芯片系统内存特性分析解决方案 (2002.01.10) 新思科技及Silicon Metrics Corporation十日宣布推出其内存特性分析解决方案。这套方案是以新思科技的NanoSim作为多层级混合信号仿真器及Silicon Metrics的SiliconSmart MR作为开发基础,并且充分运用了 NanoSim的阶层式数组减化 (HAR) 技术及SiliconSmart MR的内存特性分析和塑模工具,可随时提供设计单芯片系统 (SoC) 所需的内存模型 |
|
新思科技的实体合成整合于NEC的阶层式设计流程当中 (2002.01.10) 新思科技(Synopsys)十日宣布其Chip Architect 与 Physical Compiler(TM) 产品已经整合于NEC科技的阶层式设计流程当中,此项整合成功地实现使用NEC的0.13微米制程完成五百万逻辑闸、166 MHz 多媒体大规模集成电路(LSI)的芯片设计 |
|
智原将采用Cadence的NC-Verilog功能验证的工具 (2002.01.09) 电子设计产品及服务厂商-益华计算机(Cadence),和硅智财及亚洲提供整合式ASIC服务公司-智原科技,在2002年1月一起宣布:智原将采用益华计算机的NC-Verilog功能验证的工具,作为其签证级(sign-off)的Verilog仿真器(simulator) |
|
新思宣布收购C LEVEL DESIGN的重要技术资产 (2002.01.02) 复杂芯片设计的科技公司─新思科技(Synopsys),二日宣布已经与C Level Design科技公司达成收购其技术资产的协议。新思科技计划将C Level Design 的CycleC仿真技术整合进入新思的VCS(TM) 仿真器以加速硬件设计语言﹝HDL﹞的仿真 |
|
The MathWorks与Xilinx联合推出技术训练课程 (2001.12.12) 钛思科技美国总公司The MathWorks与Xilinx日前正式公布,将连手推出技术训练课程,以加强FPGA于TeraMAC/sec DSP应用领域的支持性效能。这一系列的技术训练课程是Xilinx XtremeDSP解决方案的主轴活动,帮助有兴趣采用FPGA实现超高速DSP系统的设计人员,克服技术上的进入障碍 |
|
Synopsys宣布购并Avant! (2001.12.10) 新思科技(Synopsys)宣布购并前达科技(Avant!),该公司为复杂晶体回路(IC)设计的厂商,和前达科技(Avant!)为一家晶体回路(IC)业界实体设计与晶体层级设计的厂商,根据协议,对于未出清Avant!股票的股东一张将可换取得0.371张Synopsys的股票,而且Avant!将成为Synopsys独资的子公司,移交清算作业预计于3到6个月内完成 |
|
MIPS采用新思的PrimePower为功率分析的工具 (2001.11.28) 新思科技28日宣布,MIPS科技已采用新思科技的PrimePower来处理合成核心设计流程中所需的功率分析。 PrimePower提供以时序为基础的功率分析,为低功率智财(IP)的发展提供了精准的设计环境.藉由将PrimePower引进设计流程之中 |
|
Mentor Graphics推出Seamless 4.2版协同验证环境 (2001.11.28) Mentor Graphics于日前宣布推出Seamless 4.2版协同验证环境,具备多项最新功能,不仅能在Linux平台上执行,还与Denali的内存模型建立与先进验证产品MMAV(Memory Modeler - Advanced Verification)紧密整合,并提供第二代中央处理器模型界面以及功能强大的硬件与软件除错能力 |
|
新思发表VERA(R) 5.0新版 (2001.11.22) 新思科技22日发表其VERA(R) 5.0 版本上市。此一最新版本的VERA已经与VCS(TM) Verilog 仿真器紧密地互相结合,以提供更快速的执行效能表现、实时存取内建之VCS涵盖计算器 (coverage metrics)与统一的图形环境以进行波形分析 |
|
Mentor与NewLogic合作推出支持蓝芽技术系统单芯片的设计与验证 (2001.11.22) Mentor Graphics与蓝芽硅智财权核心的主要供应厂商NewLogic于日前宣布,双方已达成一项策略性合作协议,将提供系统单芯片验证解决方案,协助蓝芽产品的设计与发展。根据这项计划,双方将把NewLogic的蓝芽BOOST核心与Mentor先进的Celaro仿真环境整合在一起,为工程师带来一套蓝芽系统单芯片设计与验证的虚拟系统流程 |
|
钛思科技推出工具书-可视化建模环境(Simulink入门与进阶 (2001.11.21) 钛思科技日前表示,该公司以MATLAB/ Simulink产品家族台湾总代理的身分,于11月22日正式出版MATLAB系列丛书第一部-可视化建模环境(Simulink入门与进阶),提供用户全方位的产品服务与支持 |
|
Mentor Graphics扩大实体验证工具应用范围 (2001.11.19) Mentor Graphics于日前宣布,该公司正在扩大设计规则检查以及布局与线路图比对实体验证工具的应用范围,以便支持IBM硅锗组件混合信号制程系列。IBM硅锗组件制程成为Calibre实体验证工具所支持众多晶圆代工厂制程中最新的一员 |
|
日立选择Mentor Graphics相位移光罩软件 (2001.11.16) Mentor Graphics日前宣布,日立已决定采用Calibre PSMgate软件与分辨率强化技术,将它们做为0.13微米制程的标准工具,以便制造更精密准确的电路结构,进而将晶体管缩小到0.1微米以下 |
|
Avant! 与Tower 半导体签订0.18微米Libraries 合作协议 (2001.11.15) 提供实体基础IP Libraries的厂商Avant!前达科技,与专业晶圆厂Tower 半导体共同签署一份Tower0.18微米制程的Libraries合约。Avant! 将协助开发、支持并配销此Libraries产品,而采用此Libraries的组件,日后将在Tower 半导体新的Fab 2厂进行制造生产 |
|
Paion采用Astro完成高效能、超深次微米通讯系统单芯片设计 (2001.11.15) Avant!日前表示,韩国知名的交换器芯片组设计公司Paion选用该公司最先进的Astro-实体优化布局绕线系统工具,作为设计自动化解决方案,透过Astro快速高速的设计收敛效能,完成其系统单芯片设计 |