帳號:
密碼:
CTIMES / SOC
科技
典故
叫醒硬體準備工作的BIOS

硬體組裝在一起,只是一堆相互無法聯繫的零件,零件要能相互聯絡、溝通與協調,才能構成整體的「系統」的基礎,而BIOS便扮演這樣的角色。
奈米儲存技術探微 (2005.03.05)
繼高密度藍光光碟技術之後,儲存密度可達100GB以上的奈米儲存是最被看好的新興技術。本文深入分析五類奈米儲存技術,讓讀者了解奈米儲存之深層奧秘與其發展現況。
SoC整合測試技術探索──P1500與CTL簡介 (2005.03.05)
學界、業界現今在開發一套技術,以針對SoC進行整合測試,也就是所謂的P1500標準,而為了描述P1500標準,也同時發展出另一套測試語言CTL(Core Test Language)。以下將分別就P1500標準及CTL兩種技術提出說明,提供SoC設計者參考
音樂訊號的數位化工作 (2005.03.01)
隨著數位化進程的加速,數位訊號將取代更多的類比訊號環境。自2004年起,DSP在消費性電子的應用將會挾帶龐大影響力進入人們生活。由於生活品質的提高,聲音的要求也從「聆聽聲音」進階至「聽覺享受」
威健取得Silicon Image儲存陣列系列產品亞洲區代理權 (2005.02.16)
威健取得Silicon Image低成本、高效能儲存陣列(RAID)產品代理權,該產品係屬Steelvine RAID-SV2000系列產品,此產品推廣應用領域,可為中小企業客戶增添新的儲存解決方案。SV2000不僅具簡單化、高延展性、高穩定性及高效能之產品功能,更提供客戶可以較低成本選擇儲存解決方案
亞德諾推出上網處理器─Blackfin (2005.02.03)
Analog Devices宣佈推出針對嵌入式音頻、視訊、及通信應用產品所開發出的四顆新Blackfin上網處理器,這些代表著ADI在Blackfin處理器產品系列上持續性發展的最新成員,提供了更高的擴展性、可攜性、和連結性
奇普仕2004營收達財測目標88% (2005.01.31)
奇普仕發佈自結2004年總體營收達136億6800餘萬元,營業毛利達7.8億元,稅前盈餘1.17億元,以加權股本計算,每股稅前盈餘為0.96元,達成財測目標88%。 奇普仕表示,綜觀2004年,整體表現仍可圈可點
智原科技發表低功耗設計完整解決方案-PowerSlash (2005.01.21)
一般的IP供應商在提供低功耗設計解決方案時通常都是以IP的角度出發,僅僅只有提供以 substrate biasing & sleep modes enable所設計的低功耗IP,這通常會造成設計人員的錯覺,以為使用了低功耗的IP就可以設計出低功耗的晶片,事實上卻不然
ST與Scientific-Atlanta就纜線STB技術擴大合作關係 (2005.01.18)
ST(視訊轉換盒矽晶片供應商)和Scientific-Atlanta(DVR和高清晰度set-top技術廠商),日前宣佈將共同生產及開發高整合度的纜線STB晶片。新的晶片將結合ST與Scientific-Atlanta的高階STB與矽晶片技術,從而在矽晶片上實現更高的系統整合度
ST獲Technology Review評選為最佳創新企業 (2005.01.13)
ST日前宣佈,在麻省理工學院(MIT)素負盛名的‘Technology Review’雜誌最近出版的2004年公司研發評選排名中,ST獲選為全世界前20大最具創新技術的企業。在2004年12月號雜誌中,Technology Review’根據四大要素來評選這些公司在研發上的努力,分別是:研發經費、研發投資的增加比例、研發員工人數,以及研發與銷售比例
ST數位電視解調器可開發出低成本的多標準STB (2005.01.11)
T,數位電視用系統單晶片(SoC)解決方案供應商暨視訊轉換盒(STB)1矽晶片製造商,日前發佈了完全整合的單晶片數位解調器STV0370──新元件是專為美國地區的先進互動式纜線數位電視接收器,以及地面廣播/纜線STB的前端元件所設計
奧地利微電子與PortalPlayer共同開發MP3類比SoC (2005.01.10)
專為行動式設備提供電源管理元件廠商奧地利微電子公司(austriamicrosystems)日前正式推出全新的AS3515類比SoC,這款最佳化的產品能搭配PortalPlayer公司的個人媒體播放器技術,甚至現有SoC解決方案,使產品線更為完整
虹晶科技完成更高效能及更省面積之ARM926EJ硬核 (2005.01.10)
虹晶科技自今年第三季取得ARM926EJ核心授權後,即成立專案團隊,致力於ARM926EJ之SoC設計服務及整合平台開發。經過不斷的努力及嘗試,終於得到重大的突破及成果。虹晶將自行開發之矽編譯器(Silicon Compiler)技術應用於ARM926EJ硬核之設計
Agere針對可攜式消費性電子裝置專用磁碟機推出完整的儲存晶片組 (2005.01.04)
Agere Systems(傑爾系統)發表一套能協助業者開發微型磁碟機的晶片組方案。俾使磁碟製造商首度能運用一整套的積體電路(IC),生產客製化的儲存裝置,並且符合其所需的省電、小體積、以及低成本等特性,可應用在隨身聽、數位相機、行動電話、PDA、筆記型電腦、以及其他消費性電子產品
CPU的下一步 (2005.01.03)
Intel的新晶片開發時程一再地順延,不禁讓人懷疑「摩爾定律」是否已經失效了。過去,CPU的速度是一年比一年快,如今卻在20GHz處「摔了個觔斗」。即使Intel完成了超高速的新款CPU
安捷倫RF SoC設計研討會-從系統設計、線路設計、實體驗證到量產測試 (2005.01.03)
安捷倫科技與國家矽導計劃(Si-Soft)於一月十四日假國立交通大學電子資訊研究大樓,舉辦為期一天的成果發表會---『安捷倫RF SoC設計研討會- 從系統設計、線路設計、實體驗證到量產測試』
利用FPGA IP平台開發系統單晶片 (2005.01.01)
不論是設計網路介面、電機控制器、邏輯控制器、通信系統或任何工業應用,設計人員都需面對上市時間壓力。而以現場可編程閘陣列(FPGA) 作為靈活的工業設計平台,除了比傳統的ASIC方案節省更多的成本外,在上市時間、執行彈性及未來的產品更新等方面,FPGA較ASSP和ASIC解決方案具有更多優勢
先進互連架構-X架構之介紹與探討 (2005.01.01)
X架構是第一套大量運用斜角互連線路的量產型IC設計技術,能降低晶片內部20%的互連或佈線資源,並減少30%的貫孔數量。本文將由X架構的市場現況、廠商運用策略以及該架構的繞線與放置等技術原理,探討此一新架構對IC設計所產生的種種影響
台積電宣布2005年擴大90奈米Nexsys製程產能 (2004.12.29)
晶圓代工大廠台積電發布新聞稿表示,該公司90奈米Nexsys製程技術為多家客戶量產晶片,在2004年第四季中每個月的90奈米12吋晶圓出貨量已達數千片,2005年將擴大產能以因應客戶對此先進製程技術的需求;這些客戶包括Altera及Qualcomm等公司,也包括一些整合元件製造商(IDM)
ST發佈首個65奈米CMOS設計平台 (2004.12.23)
ST日前宣佈,已開發出65奈米(0.065微米)的CMOS設計平台,能讓設計人員及客戶開發下一代的低功耗、無線、網路、消費性與高速應用等系統單晶片(SoC)產品。此外,ST也宣稱,已完成65奈米SoC的設計與輸出(tape-out),充份展示了ST在此一先進技術上的進展
TOSHIBA採用Cadence益華電腦的ENCOUNTER RTL Compiler (2004.12.23)
Cadence益華電腦宣布,Toshiba America Electronic Components, Inc.(TAEC)已引進一套設計套件,支援在客製化SoC和ASIC設計上採用Encounter RTL Compiler合成技術的客戶。這一新套件可運用在TC280(130奈米)、TC300(90奈米)及更新的製程技術上,客戶現在可配合Encounter RTL Compiler,在RTL到netlist合成階段應用這套平順且經過驗證的流程,並將netlist-to-netlist最佳化

  十大熱門新聞

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw