|
Xilinx提供支援16奈米UltraScale元件公用版的工具与文件 (2015.12.11) 美商赛灵思(Xilinx)宣布提供支援16奈米UltraScale+系列公用版的工具及文件,其中包含Vivado设计套件HLx版、嵌入式软体开发工具、赛灵思功耗评估器(Power Estimator)与用于Zynq UltraScale+ MPSoC及Kintex UltraScale+元件的技术文件 |
|
Xilinx推出Vivado设计套件HLs版 (2015.12.02) 美商赛灵思(Xilinx)推出Vivado设计套件HLx版,为All Programmable SoC、FPGA元件及打造可重用的平台提供了全新超高生产效率的设计方法。全新的HLx设计套件包含高阶系统、设计和WebPACK版本 |
|
Xilinx Vivado 2015.3运用IP子系统将设计提升至高水准 (2015.10.13) 美商赛灵思(Xilinx)推出Vivado设计套件2015.3版。此全新版本可让平台和系统开发人员运用专为各种市场应用设计的随插即用型IP子系统在更高的抽象层工作,进而大幅增加设计效率和降低开发成本 |
|
Xilinx推出LDPC错误校正IP基础 (2015.08.13) 美商赛灵思(Xilinx)推出低密度奇偶校验(Low-Density Parity-Check;LDPC)错误校正IP基础,为云端与资料中心储存市场实现各种新一代快闪型应用。由于各种3D NAND技术让NAND快闪记忆体不断精进,LDPC错误校正已然成为一项关键的核心功能以因应现今储存解决方案对可靠度和耐用度的严格要求 |
|
Xilinx Vivado设计套件支援早期试用16奈米UltraScale+产品 (2015.07.30) 美商赛灵思(Xilinx)宣布Vivado设计套件针对包含Zynq UltraScale+及Kintex UltraScale+元件内的16奈米UltraScale+开始提供早期试用(Early Access)支援。 Vivado早期试用工具透过与UltraScale+ ASIC级可编程逻辑的共同最佳化来完全利用UltraScale+元件的优势,以及运用完整目录中的SmartCORE和LogiCORE IP |
|
Xilinx推出Vivado设计套件 2015.1版 加速系统验证作业 (2015.05.05) 美商赛灵思(Xilinx)推出可加速系统验证的Vivado设计套件2015.1版,具备多项可加快All Programmable FPGA和SoC开发与部署的主要先进功能。 新版本的Vivado设计套件包含Vivado 实验室版本(Vivado Lab Edition)、加速的Vivado仿真器和第三方仿真流程、交互式跨频率(CDC)分析,以及采用赛灵思软件开发工具包(SDK)进行的先进系统效能分析 |
|
Xilinx宣布首批Virtex UltraScale FPGA正式出货 (2014.05.19) 美商赛灵思 (Xilinx, Inc.)宣布首批Virtex UltraScale VU095 All Programmable FPGA组件已开始对客户出货,并将业界唯一20奈米高阶系列产品拓展至各种单芯片的400G与500G应用。Virtex UltraScale VU095组件为有线通讯、量测、航天与国防及数据中心等广泛应用提供前所未有的高效能、高系统整合度和高带宽 |
|
Xilinx Vivado新 UltraFast设计方法 (2013.10.28) 美商赛灵思(Xilinx, Inc.)今日发布Vivado Design Suite 2013.3版本,提供全新的UltraFast设计方法、加强型即插即用IP的配置、整合与验证功能,以及局部重新配置 (Partial Reconfiguration) 功能 |
|
Xilinx启动All Programmable Abstractions计划 (2013.09.11) All Programmable FPGA、SoC和3D IC的全球领导厂商美商赛灵思宣布启动All Programmable Abstractions计划,协助硬件设计人员提升生产力,并让系统和软件开发人员能直接运用All Programmable FPGA、SoC和 3D IC |
|
Xilinx 10GBASE-KR解决方案通过背板应用完整电性与通讯协议测试 (2013.07.30) All Programmable FPGA、SoC和3D IC的全球领导厂商美商赛灵思宣布其7系列GTH收发器成功完成了美国新罕布什尔大学互通测试实验室(UNH-IOL)的10GBASE-KR LogiCORE IP完整测试,证实10GBASE-KR LogiCOR IP可完全符合UNH-IOL的接收器 (Rx) 和发送器 (Tx) 电性与通讯协议兼容性测试对各种背板应用的要求 |
|
Xilinx加强型实时视讯引擎 (2012.04.27) 美商赛灵思(Xilinx)在美国广播电视设备大展(NAB)(摊位:4319)中宣布,设备制造商现在可透过其实时视讯引擎(RTVE)参考设计方案,运用赛灵思视讯处理LogiCORE IP核心快速地建置视讯运算密集型的设计 |
|
<CES>赛灵思展示以EAVB为基础的FPGA (2012.01.09) 美商赛灵思(Xilinx)将于2012年国际消费性电子展(CES 2012)展示全球首款以以太网络影音桥接(EAVB)网络方案为基础的现场可编程逻辑门阵列(FPGA),该方案可为各种车载传输提供优化高速数据流量 |
|
赛灵思发表全新ISE Design Suite 13.3设计套件 (2011.11.08) 赛灵思(Xilinx)于昨(7)日发表全新ISE Design Suite 13.3设计套件,其中结合了许多全新功能,能让数字信号处理器(DSP)设计业者针对无线、医疗、航天与国防、高效能运算与视讯应用等设计,轻松地加入位精准的完全客制化单、双精度浮点运算功能 |
|
Xilinx推出可兼容PCIe 1.1规格之FPGA系列组件 (2009.10.20) Xilinx(美商赛灵思)公司宣布推出其可与PCI Express 1.1 规格兼容之低成本Spartan-6 FPGA 系列组件,可针对消费性、车用、以及其他对成本敏感或高产量产品市场,提供低风险与低成本的序列链接解决方案 |
|
选择合适FPGA Gigabit收发器 (2009.09.28) 业界标准通讯协议不断演进,每年都会出现一或两种的新协议。选择适合的物理层通讯协议模板,并不像选择较高层通讯协议那样简单。在许多产业中,整合与设计的重复使用性通常都会面临诸多复杂问题 |
|
赛灵思将展示首款广播链接特定设计平台 (2009.09.23) Xilinx(美商赛灵思)宣布将展示序列链接技术的最新开发成果,此新技术可降低序列数字接口的成本与功耗,并能快速采纳最近兴起的DisplayPort与以太网络AVB协议。此项创新的关键核心就是能简化完整广播级音频与视讯接口解决方案的开发流程 |
|
Xilinx与合作伙伴在CES 2009发表各项解决方案 (2009.01.10) Xilinx(美商赛灵思)宣布于2009年消费性电子展(CES)发表首款Ethernet Audio Video Bridging (AVB) Endpoint方案,协助顾客在各种广播、专业、消费性影音、车用、以及家庭网络系统等产品的开发 |
|
Xilinx全新LogiCORE方案符合LTE系统需求 (2008.07.31) Xilinx(美商赛灵思)宣布推出专为LTE无线系统进行效能优化的可编程turbo coding解决方案。全新Xilinx 3GPP LTE Turbo Encoder and Decoder LogiCORE解决方案,以高达200Mbps的传输速率搭配Spartan与Virtex现场可编程门阵列(FPGAs)所具备的嵌入式数字讯号处理(embedded DSP)能力 |
|
Xilinx XA车用方案让Intel如虎添翼 (2008.07.31) Xilinx(美商赛灵思)宣布推出一款整合式Xilinx Automotive(XA)现场可编程门阵列(FPGA)与IP解决方案。此解决方案包含在Intel低功率车用信息娱乐参考设计方案(Low-Power Intel IVI Reference Design)内,适用于车用音响(head units)设备 |
|
Xilinx新款PCIe IP核心问世 (2006.03.16) Xilinx(美商赛靈思)宣布其具备兼容性的x1、x4、x8信道(Lane)LogiCORE PCI Express IP核心(简称:PCIe IP核心)已正式量产供货,并锁定电信、网路、储存以及视讯为主要应用領域 |