05/13 清晰通話輕而易舉 以SigmaDSP實現AEC聲學迴聲消除
聲學迴聲消除(AEC)目的是用來消除信號中的迴聲、混響和雜訊等干擾。當聲音從遠端輸入,將被同步發送到DSP路徑和聲學路徑上。聲學路徑包括一個揚聲器、一個聲學環境和一個將信號收回DSP的麥克風。AEC上則具備一個自適應FIR濾波器
11/03 如何設計/優化/測試多通道高速介面接收端與發射端訊號品質
隨著5G通訊技術的普及,電子裝置與系統的複雜性和資料速率不斷升高,工程師在測試這些裝置時面臨著更多
的挑戰。當資料速率較低時,單通道測試即可滿足要求。但如果資料速率較高,工程師可能會遇到各式各樣的
串擾,抖動等問題
09/22 千兆位元鏈路的自動化驗證方案!
對千兆(Gigabit)SerDes的信道進行佈線後驗證,是一項具有挑戰性但也是必要的任務,因為即使是最詳細的預先佈局模擬研究和佈線指南也不能預測一切。滿足詳細佈線要求的設計,仍然可能會由於不連續和不可預期的諧振而導致失敗
09/10 ModelSim Essential ++ ModelSim 應用進階
掌握ModelSim 高效率完成FPGA整體設計驗證隨著今日FPGA的應用日漸廣泛,FPGA的容量和功能持續增加,FPGA驗證方法和工具已經變得越來越重要了,而FPGA驗證的複雜性,使得工程師必須有專業的驗證團隊,並使用專業的驗證工具。本次的線上研討會將從驗證工具ModelSim的基本功能介紹出發
09/01 電源設計關鍵環節 深度聚焦電路佈線細節
在前面幾場的活動中,已經將電源設計從基本概念到設計佈線都完整的一一解說。那麼,如何依據這些設計原則,真正的著手設計出一個符合使用需要的電源電路設計,就非常重要了。實際設計通常與理想狀況會有一段的差距,經常在設計電源電路時
08/27 開關電源一體化解決方案!
電子系統設計的發展速度可說是日進千里。為設計師帶來的挑戰,就是越來越多電子系統的設計需要考慮「類比信號」、「高速信號」和「EMC」等問題,否則將無法快速、正確地設計出成功的電子產品。
然而,當工程師在關注高速信號的同時,也必須知道所有高速晶片、CPU、FPGA的供電,都是來自於電源設計
08/11 電源設計十萬火急 打造最佳化Layout佈線!
在電源的設計中,Layout通常扮演著關鍵的角色。工程師經常遇到的問題是,Layout的好壞,對電源的影響有多大?除了鏈波之外,輸出的電壓是否穩定,對於電源設計也是非常重要的一道關卡。而Layout對於電源設計來說,更重要的意義在於EMI的表現,如何將干擾降到最低
07/30 機器視覺一籌莫展? 康耐視幫您一次解決!
機器視覺的主要領域涵蓋了半導體、顯示器,與自動化產業等,一般應用包括檢測瑕疵、監視生產線、輔助裝配機器人,以及追蹤、分類和識別零件。對於機器視覺系統供應商來說,主要的價值就在於提供具備「視覺」的電腦。在這個領域中,康耐視一直都是位居領導地位的廠商
07/28 高功率電源挑戰重重 開關穩壓器帶來最佳效益
電子產品的發展趨勢朝向體積小型化與功能多元化,這使得功率節節高昇。在許多新一代的電子裝置上,除了尺寸更小,還以更高電壓運行,同時採用的是較低的寄生電容與更高的功率水平。而更高的運作功率,首先帶來的就是安全性的問題
07/14 電源設計千頭萬緒 LDO線性穩壓輕鬆搞定!
面對複雜的電源設計,工程師可能會有很多的疑問。例如為什麼USB電源總是可以穩定維持在5V而不會改變?為什麼電源設計始終熱度不墜?又該如何避免突波影響,以及降低EMI的干擾?這些挑戰始終圍繞著電源系統,並困惑每一次的設計專案
|