|
Cadence 宣布收購IP商 Tensilica (2013.03.13) 電子業又有一起併購案,EDA大廠Cadence昨(3/12)宣佈,,以約3億8千萬美元的現金收購IP供應商Tensilica達成了一項最終協議。Cadence表示,Tensilica在行動無線、網絡基礎設施、汽車訊息娛樂和家庭應用等各方面,提供了針對優化嵌入式資料和訊號處理的可配置資料平面處理單元,這些技術將進一步擴展Cadence的IP產品組合 |
|
Virage Logic推出新款SoC基礎架構解決方案 (2010.08.04) Virage Logic公司於日前宣佈,推出全新Integra產品線的推出,該公司豐富的系統單晶片(SoC)基礎架構IP陣容將進一步獲得擴展。基於Virage Logic於2009年11月向NXP購得之已驗證技術,此Integra基礎架構IP內容包括先進多層及控制網路、嵌入式QoS功能,以及嵌入式SRAMs/ROMs的記憶體控制器 |
|
Virage Logic推出全新ARC Sound雙核心處理器 (2010.07.29) Virage Logic公司於日前宣佈,推出用於高傳真音訊SoC的全新ARC Sound雙核心處理器AS221BD。該處理器主要鎖定藍光Disc 7.1聲道192 kHz/24-位元輸出高傳真音訊處理應用。
該新產品其中並包含完整的軟體堆疊,提供所有需要的編解碼工具、媒體串流架構,以及藍光使用案例 |
|
SoC高峰論壇:新一代SoC設計會議 (2010.07.27) 下一代系統單晶片(SoC)設計方法學系列論壇 - SoC高峰論壇(SoC Summit)將於2010年7月27日在台北六福皇宮舉辦。率先登場的是Virage Logic總裁兼執行長Alex Shubat博士,其他產業先進包括目前已退休的ARM創辦CEO與前董事長Sir Robin Saxby、台積電設計基礎架構行銷資深處長莊少特博士、和力旺電子董事長徐清祥博士等 |
|
2010 SoC Summit 會前記者會 (2010.07.26) Virage Logic將在7月27日於台北六福皇宮舉辦年度SoC Summit高峰論壇,協助SoC設計人員了解奈米製程技術年代所必須面對的新需求,並成功實踐28奈米製程。
Virage Logic總裁兼執行長Alex Shubat博士將在7月26日的記者會中 |
|
Virage Logic推出全新處理器周邊核心 (2010.07.07) Virage Logic日前宣佈進一步擴充目前已相當完備的半導體智財(IP)產品範疇,推出全新的處理器周邊智財,包括UART、USART、GPIO、SPI、I2C、General Purpose Timer和Watchdog Timer核心 |
|
立錡簽定Virage Logic AEON MTP系列 (2010.05.31) 立錡科技(Richtek)已簽定Virage Logic的AEON MTP(Multi-time Programmable)系列非揮發性記憶體 (non-volatile memory; NVM)IP授權。
根據北京美信志成諮詢公司調查,市場對於電源管理晶片(power management chip; PMC)的需求,特別是中國市場,非常強烈且持續成長 |
|
三方合作 MIPS研發出新高效ASIC處理器設計 (2009.10.30) Open-Silicon、MIPS、以及Virage Logic共同宣佈,成功開發一款測試晶片,展現建置高效能處理器系統的能力。此處理器測試晶片在1.1GHz的時脈速度,成功通過65奈米矽晶測試。同時,後續40奈米元件的開發也已開始進行,目標是要超過2.5GHz,並提供5000 DMIPS的效能 |
|
Wavesat任命Raj Singh為公司執行長 (2008.01.16) 益登科技所代理的WiMAX固接與行動半導體解決方案供應商暨開發商Wavesat任命Raj Singh為公司執行長。Singh先生擁有25年以上的國際業務經驗,將帶領Wavesat邁向另一成長階段。
Raj Singh先前是MoSys的行銷與業務開發副總裁,該公司是高密系統單晶片 (SoC) 嵌入式記憶體解決方案供應商 |
|
ARC和Cadence攜手推出低功率設計方法學 (2007.09.19) ARC International和Cadence聯合發表一項全新的自動化通用功率格式(Common Power Format;CPF),讓新的低功率參考設計方法學(low power reference design methodology;LP-RDM)可執行於ARC專利的ARChitect處理器組態工具當中 |
|
Open-Silicon採用MIPS處理器核心 (2006.11.21) 數位消費性產品/網路/個人娛樂/通訊/商業應用市場標準處理器架構與核心的供應商MIPS宣佈無晶圓廠半導體ASIC公司-Open-Silicon採用MIPS32 24Kc Pro處理器核心,針對各種精密系統單晶片(SoC)開發先進的客製化ASIC解決方案,將協助ASIC研發業者簡化IP選擇與整合 |
|
MIPS與Virage Logic共推核心最佳化IP套件 (2005.11.02) 標準處理器架構與數位消費性及商業系統應用核心方案領導供應商美普思科技(MIPS Technologies)與Virage Logic公司近日宣佈,共同推出全新系列的核心最佳化矽智財(IP)套件,內含Virage Logic的Area, Speed and Power(ASAP)Memory記憶體以及ASAP Logic IP ,這些經過最佳化調校的元件將能更進一步強化高效能MIPS處理器 |
|
MIPS與Virage Logic擴大結盟 (2005.09.14) 業界標準處理器架構與數位消費性及商業系統應用核心方案領導供應商MIPS Technologies(美普思科技)與Silicon Aware IP創新業者暨半導體IP平台領導供應商Virage Logic公司14日宣布簡化客戶取得授權的模式 |
|
新思推出可於供電網路中簽核的PrimeRail (2005.05.12) 全球半導體設計軟體廠商新思科技(Synopsys)推出使用於供電網路(Power Network)上簽核(sign-off)的最新產品PrimeRail。PrimeRail採用了新的混合技術,可有效分析完整晶片上靜態與動態壓降(voltage-drop)和電子遷移(electromigration;EM)等各種狀況 |
|
Kawasaki針對ASIC市場推出新策略 (2004.03.29) EE Times網站報導,日本半導體大廠川崎微電子(Kawasaki)日前公佈該公司將推出Matrix ASIC策略;該計畫旨在讓客戶把程式庫與ASIC設備內不同的電晶體高度、不同的電晶體閾值電壓和不同的架構混合搭配 |
|
FSA與VSIA推動QIP 已獲60多家業者支持 (2004.02.17) 據網站EE Times報導,無晶圓廠半導體協會(FSA)日前表示,已經有超過60家公司贊成採用並開發高品質標準IP(QIP)表示贊成。FSA與VSIA已從2003年10月開始共同合作,共同推廣QIP產業標準 |
|
各大半導體廠商紛在印度設立IC設計中心 (2002.12.11) 由於印度軟體人才極具競爭優勢,各大半導體廠商紛紛前往設立IC設計中心。其中英特爾與德州儀器(TI)的印度 IC 設計中心是除美國外,最大的海外 IC 設計中心,兩大業者同樣將設計中心設在印度軟體業發展重鎮 Bangalore |
|
台積電推出元件資料庫行銷管道模式 (2002.12.10) 台積電昨日對外推出元件資料庫行銷管道模式,未來客戶可透過多家聯盟公司,取得由台積電或聯盟公司所開發,而且經過台積電製程驗證的元件資料庫進行晶片設計。率先加入該模式的合作夥伴是美商Virage Logic,即日起台積電的客戶可從Virage Logic,取得台積電自行開發,以及Virage Logic開發完成的一系列元件資料庫 |
|
EDA產業未來趨勢 (2002.05.05) 類比IP開發則有待更多新興的EDA公司投入,以刺激市場競爭,並提供更好的類比IP設計工具。這可能需要四到五年的努力才能見到成效。屆時,SoC的混合電路設計將更符合成本和市場要求 |
|
Virage推出新款SoC內嵌記憶體系統 (2001.07.26) 半導體科技的快速發展,導致傳統的測試與修復設備,難以跟上SoC效能及成本的需求;Virage Logic公司日前推出一個SoC內嵌記憶體系統,此系統同時具備測試(BIST)與修復(BISR)的功能 |