|
新思客製化設計 縮短FinFET設計流程 (2016.04.19) 新思科技(Synopsys)發表客製化設計解決方案Custom Compiler,可有效應用在FinFET製程技術,讓客製化設計流程從數天縮短至數小時以提高產能。
新思科技以全新自動化視覺輔助(visually-assisted automation) 技術因應客製化設計的挑戰,不但能加速設計流程,同時能減少反覆設計並增加重複利用率為了,讓FinFET佈局(layout)的產能更上層樓 |
|
新思推出可於供電網路中簽核的PrimeRail (2005.05.12) 全球半導體設計軟體廠商新思科技(Synopsys)推出使用於供電網路(Power Network)上簽核(sign-off)的最新產品PrimeRail。PrimeRail採用了新的混合技術,可有效分析完整晶片上靜態與動態壓降(voltage-drop)和電子遷移(electromigration;EM)等各種狀況 |
|
NEC九十奈米LSI邏輯元件設計流程採用新思之STAR-RCXT (2003.12.16) 新思科技16日宣佈,NEC微電子股份有限公司己經將新思科技的Star-RCXT整合至其九十奈米、CB-90的設計流程當中。 Star-RCXT擁有業界內第一個支援先進銅製程的功能,它使得NEC微電子在從事九十奈米製程的設計時 |
|
打造通透性環境 為市場成長支撐力量 (2003.05.05) 在這次電子產業高峰會中,不論從矽智財(IP)、微處理器、奈米製程或市場應用等面向,與會半導體廠商提出的觀點大多圍繞著一個主題──SoC的實現。雖然這個議題仍面臨許多的挑戰,但其發展的趨勢卻是不容置疑的 |
|
新思Hercules為TSMC採用 (2002.10.22) 新思科技(SNPS)日前宣佈旗下為業界所信賴的實體驗證解決方案─Hercules,現在針對台積電的Nexsys(R)九十奈米製程技術,提供設計規則檢驗(DRC)之標準檔案。經由新思科技實體驗證專家們的共同努力,台積電設計服務工程師們已經為設計規則檢驗(DRC)與佈局對照邏輯圖(LVS)檢驗發展出Hercules的標準檔案 |
|
新思的PrimeTime獲選ASIC設計工具 (2002.07.10) 積體電路設計的廠商,新思科技10日宣佈,德州儀器已經將PrimeTime的延遲計算工具納為其Pyramid ASIC設計流程中的標準化工具.採用PrimeTime的延遲計算工具,德州儀器為橫跨數位設計流程的延遲計算與靜態時序分析,發展出一套前後一致、統一的方法 |
|
新思與Virtual Silicon和Silicon Metrics合作 (2002.03.11) 新思科技(Synopsys Inc.),11日與Virtual Silicon科技及Silicon Metrics公司共同宣佈,為PrimeTime SI提供了Virtual Silicon 的eSi-Route標準技術技術元件資料庫。這些技術技術元件資料庫乃是利用Silicon Metrics的SiliconSmart CR工具進行參數萃取而組成,並且具備合格的條件,可以在無廠房設備的流程中,支援PrimeTime SI針對0 |
|
Artisan程式庫符合新思科技PrimeTime SI需求 (2002.02.28) 新思科技 (Synopsys) 與Artisan Components公司 27日發表Artisan的SAGE- X 0.18-與0.13-微米標準巢狀程式庫已經達合格標準,且立即可供新思科技 PrimeTime SI的PrimeTime SI 與 Artisan的SAGE-X程式庫在其奈米設計流程中使用,客戶能夠因此快速且精確地找出由於交叉對話所產生的時間問題,而降低導致晶片失敗的潛在危機 |
|
MIPS採用新思的PrimePower為功率分析的工具 (2001.11.28) 新思科技28日宣佈,MIPS科技已採用新思科技的PrimePower來處理合成核心設計流程中所需的功率分析。 PrimePower提供以時序為基礎的功率分析,為低功率智財(IP)的發展提供了精準的設計環境.藉由將PrimePower引進設計流程之中 |