帳號:
密碼:
CTIMES / Xilinx
科技
典故
研究網路工程的團隊 - IETF

IETF是Internet Engineering Task Force (國際網路工程研究團隊)是一個開放性的國際組織,其作用在於匯集網路設計師、網路操作員、網路廠商,以及研究人員共同研發改進網路的工程架構與建立起一個平穩的網路環境。
Xilinx與IBM透過SuperVessel開發環境實現FPGA加速 (2016.04.08)
美商賽靈思(Xilinx)與IBM聯合將透過SuperVessel OpenPOWER開發雲端平台實現FPGA加速。透過內建在SuperVessel中的賽靈思SDAccel開發環境,可實現巨量資料分析與機械學習等高效能需求應用的開發
Xilinx展示56G PAM4收發器技術 (2016.03.14)
美商賽靈思(Xilinx)運用4階脈衝振幅調變(PAM4)傳輸方式的56G收發器技術,開發出以16nm FinFET+為基礎的可編程元件。針對下個世代的線路速率,PAM4解決方案是具可擴展性的傳訊協定,將加倍現有基礎架構頻寬,進而協助推動下一波光纖和銅線互連乙太網路的部署
Xilinx拓展產業生態系與平台 (2016.02.26)
美商賽靈思(Xilinx)宣布透過拓展產業生態系與硬體平台加強其嵌入式視覺應用與工業物聯網市場的產品系列。這項發表強化了賽靈思於2015年全新16奈米Zynq UltraScale+ MPSoC元件與軟體定義SDSoC開發環境公用版
Xilinx拓展產業生態系與平台 (2016.02.26)
美商賽靈思(Xilinx)宣布透過拓展產業生態系與硬體平台加強其嵌入式視覺應用與工業物聯網市場的產品系列。這項發表強化了賽靈思於2015年全新16奈米Zynq UltraScale+ MPSoC元件與軟體定義SDSoC開發環境公用版
Xilinx收發器新技術為資料中心互連帶來高成本效益 (2016.02.03)
美商賽靈思(Xilinx)宣布收發器技術有了新突破,為資料中心互連帶來更高成本效益。賽靈思的Virtex UltraScale元件已可相容於25GE、50GE及100GE銅線、背板IEEE和相關規格要求,並可支援資料中心長達五公尺的銅線和一公尺長的背板互連
Xilinx高階FinFET FPGA: 16奈米 Virtex UltraScale+元件出貨 (2016.02.01)
美商賽靈思(Xilinx)宣布已將Virtex UltraScale+ FPGA供貨給首家客戶,此產品為採用台積公司16FF+製程的高階FinFET FPGA。賽靈思積極接觸超過百餘家使用UltraScale+系列產品與設計工具的客戶,並將元件和/或主機板出貨給其中六十多家客戶
Xilinx加入多核心協會OpenAMP工作小組加速異質系統開發上市時程 (2016.01.29)
美商賽靈思(Xilinx)宣布加入多核心協會(Multicore Association;MCA)OpenAMP工作小組。該工作小組創立宗旨為建立標準機構,以提升異質系統開發的生產效率與上市時程。Multicore Association董事長Markus Levy表示:「我們非常歡迎賽靈思致力於建立並帶領新的MCA OpenAMP工作小組,並為開發異質系統貢獻其在FPGA與SoC解決方案方面的豐富經驗
Xilinx加入多核心協會OpenAMP工作小組加速異質系統開發上市時程 (2016.01.29)
美商賽靈思(Xilinx)宣布加入多核心協會(Multicore Association;MCA)OpenAMP工作小組。該工作小組創立宗旨為建立標準機構,以提升異質系統開發的生產效率與上市時程。Multicore Association董事長Markus Levy表示:「我們非常歡迎賽靈思致力於建立並帶領新的MCA OpenAMP工作小組,並為開發異質系統貢獻其在FPGA與SoC解決方案方面的豐富經驗
Xilinx提供支援16奈米 UltraScale+元件公用版的工具與文件 (2015.12.11)
美商賽靈思(Xilinx)宣布提供支援16奈米UltraScale+系列公用版的工具及文件,其中包含Vivado設計套件HLx版、嵌入式軟體開發工具、賽靈思功耗評估器(Power Estimator)與用於Zynq UltraScale+ MPSoC及Kintex UltraScale+元件的技術文件
Xilinx提供支援16奈米 UltraScale+元件公用版的工具與文件 (2015.12.11)
美商賽靈思(Xilinx)宣布提供支援16奈米UltraScale+系列公用版的工具及文件,其中包含Vivado設計套件HLx版、嵌入式軟體開發工具、賽靈思功耗評估器(Power Estimator)與用於Zynq UltraScale+ MPSoC及Kintex UltraScale+元件的技術文件
Xilinx推出Vivado設計套件HLx版 (2015.12.02)
美商賽靈思(Xilinx)推出Vivado設計套件HLx版,為All Programmable SoC、FPGA元件及打造可重用的平台提供了全新超高生產效率的設計方法。全新的HLx設計套件包含高階系統、設計和WebPACK版本
Xilinx推出全新Spartan-7 FPGA系列 (2015.11.24)
美商賽靈思(Xilinx)宣布為高度成本考量的應用推出I/O密集型元件的Spartan-7 FPGA系列。全新系列元件可因應汽車、消費性電子、工業物聯網、資料中心、有線與無線通訊及可攜式醫療解決方案等眾多應用市場的連結需求
Xilinx與IBM宣布策略合作攜手加速資料中心應用 (2015.11.19)
因應各種新興資料中心作業負載,美商賽靈思(Xilinx)與IBM公司宣布一項多年度策略合作計畫,雙方團隊合力開發開放式加速基礎架構、軟體及中介軟體,在IBM POWER系統上運用賽靈思 FPGA元件來加快作業負載處理速度,以打造更高效能與能效的資料中心應用
以FPGA為基礎的系統提高馬達控制性能 (2015.11.16)
先進的馬達控制系統結合了控制演算法、工業網路及使用者介面,因此它們需要額外的處理能力來即時執行所有的工作。多晶片架構通常會被用來實現現代的馬達控制系統
Xilinx於ARM科技論壇展示All Programmable 16nm奈米多重處理系統晶片 (2015.11.12)
美商賽靈思(Xilinx)於今年ARM科技論壇中,透過一系列的演講和展示,展示了All Programmable 16奈米多重處理系統晶片(MPSoC)Zynq UltraScale+ MPSoC。賽靈思解決方案的突出展現了支持產業大趨勢發展的強大實力
安富利「Introduction to Vivado SpeedWay」設計研討會亞洲區巡迴開始報名 (2015.11.02)
(新加坡訊)全球技術分銷商安富利公司推出最新的ARTY Xilinx Artix-7 35T FPGA評估套件,並宣佈SpeedWay設計系列研討會於亞洲區巡迴開始接受報名。 安富利集團技術專家將全天指導「Introduction to Vivado Design Suite」的SpeedWay設計研討會,為參加者提供實際操作的產品體驗,這次體驗將協助參加者以Xilinx硬件描述語言(HDL)加速設計
Xilinx系統產生器大幅簡化無線系統設計 (2015.10.21)
美商賽靈思(Xilinx)推出高階設計工具2015.3版DSP系統產生器(System Generator),可讓系統工程師運用Xilinx All Programmable元件設計高效能DSP系統。演算法開發人員可透過新版系統產生器在其熟悉的MATLAB及Simulink模型設計環境中建置可量產的DSP,且該全新設計方法相較於傳統的RTL流程可大幅加速設計時間
Xilinx系統產生器大幅簡化無線系統設計 (2015.10.21)
美商賽靈思(Xilinx)推出高階設計工具2015.3版DSP系統產生器(System Generator),可讓系統工程師運用Xilinx All Programmable元件設計高效能DSP系統。演算法開發人員可透過新版系統產生器在其熟悉的MATLAB及Simulink模型設計環境中建置可量產的DSP,且該全新設計方法相較於傳統的RTL流程可大幅加速設計時間
Xilinx Vivado 2015.3運用IP子系統將設計提升至高水準 (2015.10.13)
美商賽靈思(Xilinx)推出Vivado設計套件2015.3版。此全新版本可讓平台和系統開發人員運用專為各種市場應用設計的隨插即用型IP子系統在更高的抽象層工作,進而大幅增加設計效率和降低開發成本
Xilinx宣布16nm多重處理系統晶片提前出貨 (2015.10.01)
美商賽靈思(Xilinx)宣布提早一季為客戶出貨16nm多重處理系統晶片(MPSoC)。早期版本的Zynq UltraScale+ MPSoC讓賽靈思客戶能夠開始設計及提供基於MPSoC的系統。Zynq UltraScale+ MPSoC採用台積公司16FF+製程

  十大熱門新聞
1 貿澤供貨AMD/Xilinx Kria K24 SOM符合工業、醫療和機器人應用

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw