帳號:
密碼:
CTIMES / Joseph Sawicki
科技
典故
叫醒硬體準備工作的BIOS

硬體組裝在一起,只是一堆相互無法聯繫的零件,零件要能相互聯絡、溝通與協調,才能構成整體的「系統」的基礎,而BIOS便扮演這樣的角色。
立足矽谷 放眼亞洲(下) (2007.01.26)
全球資訊科技產業發展重地「矽谷」,位在北加州,其地理涵蓋範圍北至San Mateo、西至Santa Cruz Mountains、東至San Francisco Bay、而南至Morgan Hill,是一個投資公司和新興創業家十分熱衷的地區
Mentor Graphics Calibre DRC 支援聯電90奈米製程 (2003.03.05)
明導國際 (Mentor Graphics) 於2月19日宣佈,聯電已開始提供能夠完整支援90奈米製程的CalibreR DRC (設計規則檢查) 規則檔案,它們可充份發揮Calibre最先進功能;自從1998年開始,Calibre就是聯電的實體驗證標準
Mentor Graphics Calibre Interactive工具獲意法半導體採用 (2002.10.11)
Mentor Graphics日前宣佈,意法半導體(STMicroelectronics)已決定採用Calibre Interactive工具來支援電路之小區塊和功能區塊(cell and block)的實體驗證,這表示意法半導體將把Calibre技術擴大應用至整個設計流程,從電路之小區塊/功能區塊和全晶片的驗證開始,一直到最後的生產製造
日立選擇Mentor Graphics相位移光罩軟體 (2001.11.16)
Mentor Graphics日前宣佈,日立已決定採用Calibre PSMgate軟體與解析度強化技術,將它們做為0.13微米製程的標準工具,以便製造更精密準確的電路結構,進而將電晶體縮小到0.1微米以下

  十大熱門新聞

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw