|
Synopsys StarRC方案通过联电28奈米设计认证 (2012.05.02) 新思科技(Synopsys)近日宣布,其StarRC寄生电路抽取(parasitic extraction)解决方案通过联华电子(UMC)最新28奈米制程技术的认证,在联电所提供的测试评估设计环境中,该解决方案可达成硅晶验证(silicon-validated)的准确率 |
|
Synopsys推出完整音频IP次系统 (2012.04.22) 新思科技(Synopsys)近日宣布,针对SoC设计推出完整且经软硬件整合之音频IP次系统─DesignWare SoundWave音频次系统。
该解决方案不但可完全配置(fully configurable),且支持2.0至7.1音频串流(audio stream)并具备24位精准度,可有效支持数字电视、机顶盒、蓝光光盘、可携式音频装置及平板计算机等广泛音频应用的要求 |
|
新思科技推出3D-IC新技术 (2012.03.29) 新思科技(Synopsys)日前宣布,利用3D-IC整合技术加速多芯片堆栈系统(stacked multiple-die silicon system)的设计,以满足当今电子产品在指令周期提升、结构尺寸缩小及功耗降低等面向上的需求 |
|
EDA大厂加入ARM全新快速模型计划 (2009.08.10) ARM宣布CoWare、Mentor Graphics及Synopsys已加入ARM快速模型计划。该计划成员可将已通过完整认证的ARM处理器快速模型系统,整合进自己的虚拟平台环境中并供货给客户,以确保双方客户无论采用哪一种设计流程,皆可建立完整的ARM Powered虚拟平台 |
|
SEMICON Taiwan 2008即日起开放报名 (2008.07.25) SEMICON Taiwan 2008(国际半导体设备材料展)即将于9月9-11日展开,展期间将举行8场产业趋势与技术论坛。其中,在9月10日的CTO论坛中,主办单位SEMI(国际半导体设备材料产业协会)特别邀请日月光集团研发中心总经理唐和明博士、无线科技大厂Qualcomm副总经理Mr |
|
Synopsys成立「前瞻设计EDA研发中心」 (2007.12.19) 为协助半导体产业发展先进制程设计技术,新思科技(Synopsys)决定在台湾成立「前瞻设计EDA研发中心」,并于十二月十八日(二)举办开幕酒会,这是第一次有EDA公司,持续将研发资源投注在台湾市场,将藉由与台湾半导体厂商的紧密合作,协助建立台湾EDA产业自主的技术,提升台湾在激烈的全球半导体产业竞赛中之优势 |
|
Altera和Synopsys共同创造ASIC设计新选择 (2007.11.14) Altera和Synopsys宣布,Altera的Nios II处理器内部核心将可透过DesignWare Star IP套件提供授权给客户使用。这一新产品扩展了Altera现有的FPGA和HardCopy结构化ASIC产品供应,帮助Nios II用户将设计移植到标准单元ASIC |
|
协助消费性IC设计走向可预期的成功 (2006.08.07) DFM(Design For Manufacturing)市场前景看好的趋势下,EDA的商机也日益蓬勃,在DFM市场中,消费性IC与上市时程(time-to-market)及单位成本(unit cost)有最直接的相关性。 Synopsys为提供EDA工具的厂商,此次推出新一代的IC Compiler,为消费性IC设计提供便利的解决方案 |
|
Synopsys推出PrimeYield (2006.07.26) 新思科技(Synopsys)宣布推出PrimeYield,是该公司最新且功能完备的design-yield analysis套装工具,能够在设计早期对于制造上的问题进行自动化的矫正。PrimeYield可精确预测design-induced mechanisms对于良率的威胁,而且把automated correction guidance提供给上游的设计执行工具 |
|
以SystemVerilog语言提升EDA工具设计产能 (2006.04.14) SystemVerilog目前已经渐渐成为设计与验证的主流语言,许多厂商在其产品设计中都采用这样的标准。目前全球估计已有超过150家厂商采用SystemVerilog,而许多先进设计与验证工程师也开始在standardization process中使用此种语言 |
|
以SystemVerilog语言提升EDA工具设计产能 (2006.04.01) SystemVerilog目前已经渐渐成为设计与验证的主流语言,许多厂商在其产品设计中都采用这样的标准。目前全球估计已有超过150家厂商采用SystemVerilog,而许多先进设计与验证工程师也开始在standardization process中使用此种语言 |
|
EDA大厂Synopsys宣布在台成立研发中心 (2004.09.22) 国际EDA大厂美商新思科技(Synopsys)宣布在台成立研发中心,该公司预计在三年内投资新台币8亿元,并将研发设计人员由现有的48人扩增至100人。新思台湾区总经理叶瑞斌指出,与其他国家相较,台湾因半导体产业基础而有相当的竞争优势,对该公司产品具加值效果,加上IC设计人力素质高,因此决定在台湾成立研发中心 |
|
IEEE为统一新EDA语言 成立专门工作组 (2004.07.22) IEEE日前宣布,爲了统一目前正在开发Verilog-HDL(IEEE 1364)下一版本的2项活动、即“IEEE 1364升级版(IEEE P1364)”与“SystemVerilog(IEEE P1800)”,已在IEEE标准委员会(IEEE-SA)Corporate Initiative中成立了专门工作组 |
|
华虹NEC与Synopsys合作开发新一代IC设计流程 (2004.03.30) EE Times网站报导,EDA大厂Synopsys与中国大陆晶圆业者上海华虹NEC(HHNEC),日宣布双方将针对华虹NEC之0.25微米制程生产线,共同开发新一代的参考设计流程,此一经过验证的流程采用Synopsys Galaxy设计平台和华虹NEC的I/O和0.25微米标准单元库,可解决复杂SoC设计所产生之问题,缩短设计时程 |
|
拥抱电子产业新现实 (2004.03.25) 数位化消费性电子(DC)取代PC成为电子产业成长驱动力的地位已经确立,然而,因DC产品对于尺寸、成本、设计时程、耗电等因素更为敏感,因此业者还得经历一段摸索、尝试的学习时期 |
|
硅导计划美西招商有成 EDA大厂将在台设研发中心 (2004.02.24) 据工商时报消息,率领硅导计划招商团前往美国硅谷的行政院政务委员蔡清彦日前带回喜讯指出,此次招商团已经争取到国际级EDA业者Synopsys、Mentor与Agilent等来台设立研发中心 |
|
EDA业者经营大陆市场 将以保护IP为优先 (2004.02.09) 据工商时报消息,在台湾、上海及印度皆设有研发中心的EDA大厂新思科技(Synopsys)总裁及全球营运长陈志宽于日前来台视察业务,陈志宽对于海峡两岸的IC设计产业发展皆相当乐观,但也指出EDA国际大厂经营大陆市场,始终会将保护IP(知识产权)视为要务,慎选客户伙伴也是必然态度 |
|
不可忽视的印度科技精英 (2003.07.05) 中国同样与印度努力寻求突破,渴望在晶片市场获得优秀的商机;基于这样的想法,印度和中国开始互相交流,以加强他们制造和设计之间的合作。 |
|
EDA数据库的开放新时代 (2003.03.11) 不像IC设计业一般百家争鸣,电子设计自动化(EDA)工具市场的厂商屈指可数,而且在不断并购地发展下,已形成两大巨人──Cadence与Synopsys相互较劲的局面。在软体的世界中 |
|
EDA数据库的开放新时代 (2003.03.05) Cadence已率先推动开放性设计数据库的计画,将其OpenAccess资料库开放,Synopsys则在考量与Avant!合并后的实力更胜Cadence,而「开放」有助于打开更大的市场后,日前也明确订定了「开放」的方针 |