|
台積電北美技術論壇揭示技術發展 公布2奈米進展與3奈米新成員 (2023.04.27) 台積電於今日(美國當地時間為26日)在美國加州聖塔克拉拉市舉舉辦2023年北美技術論壇,會中揭示其最新技術發展,包括2奈米技術進展及先進的3奈米技術家族新成員,以提供廣泛的技術組合滿足客戶多樣化的需求 |
|
Cadence獲2020年四項台積電開放創新平台合作夥伴大獎 (2020.11.04) 益華電腦(Cadence Design Systems, Inc.) 宣布,其因矽智財與電子設計自動化解決方案,榮獲台積電頒發四項開放創新平台 (OIP) 年度合作夥伴大獎。Cadence因與台積電共同開發3奈米設計架構、三維積體電路(3DIC)設計生產解決方案、以及雲端時序簽核設計解決方案與數位訊號處理器(DSP)矽智財而獲認可表彰 |
|
Mentor獲兩項台積電OIP年度合作夥伴獎 (2020.11.04) Mentor, a Siemens Business近日憑藉其EDA解決方案,獲得由台積電(TSMC)頒發的兩項2020年度OIP合作夥伴獎。該獎項旨在表彰Mentor等台積電開放創新平台(OIP)生態系統的合作夥伴,在過去一年為實現下一世代晶片級系統(SoC)及三維積體電路(3DIC)設計所做的傑出貢獻 |
|
ANSYS發表新整合電路模擬工具 加速5G、HPC和AI設計 (2020.03.09) Ansys發表的Ansys RaptorH,能幫助工程師加速並改善5G、三維積體電路(3D-IC)和射頻積體電路(Radio-frequency Integrated Circuit)設計工作流程,這些積體電路的應用包括智慧型裝置、天線陣列(Antenna Arrays)和資料儲存系統 |
|
3D封裝成顯學 台積電與英特爾各領風騷 (2019.07.04) 除了提升運算效能,如何在有限的晶片體積內,實現更多的功能,是目前晶片製造商極欲突破的瓶頸。如今,這個挑戰已有了答案,由台積電與英特爾所主導的3D封裝技術即將量產,為異質整合帶來新的進展 |
|
Ziptronix授權索尼DBI混合接合專利技術 (2015.04.02) 三維積體電路低溫直接接合專利技術開發商和供應商Ziptronix公司宣佈與索尼公司簽署了用於先進圖像感測器應用的專利授權合約。該協議標誌著針對量產的Ziptronix混合接合專利將被持續的採用 |
|
科林研發交付第100套Syndion刻蝕模組 (2014.10.23) 預示新興矽通孔應用大發展,科林研發(Lam Research Corp.)宣佈交付了第100套用於深矽刻蝕應用的Syndion模組,該模組的應用範圍包括CMOS圖像感測器(CIS)、矽轉接板(interposer)和矽通孔(TSV) |
|
Xilinx與台積攜手合作成功量產All Programmable 3D IC全系列產品 (2013.10.21) 美商賽靈思公司 (Xilinx, Inc.) 與台積公司共同宣布,業界首款異質三維積體電路 (Heterogeneous 3D IC) Virtex-7 HT系列產品正式量產,賽靈思順利達成旗下所有28奈米3D IC系列產品全數量產的里程碑 |
|
Xilinx與台積公司合作採用16奈米FinFET製程技術 (2013.05.30) 美商賽靈思公司與台積公司共同宣佈聯手推動一項賽靈思稱之為「FinFast」的專案計畫,採用台積公司先進的16奈米FinFET(16FinFET)製程技術打造具備最快上市速度及最高效能優勢的可編程邏輯閘陣列(FPGA)元件,雙方投入所需資源組成一支專屬團隊,針對FinFET製程與賽靈思的UltraScale架構共同進行最佳化 |
|
台積電推20奈米及3D IC設計參考流程 (2012.10.12) 台積電日前(10/9)宣佈,推出支援20奈米製程與CoWoS(Chip on Wafer on Substrate)技術的設計參考流程,展現了該公司在開放創新平台(Open Innovation Platform, OIP)架構中支援20奈米與CoWoS技術的設計環境已準備就緒 |
|
晶圓級三維積體電路(ICs)-晶圓級三維積體電路(ICs) (2012.01.05) 晶圓級三維積體電路(ICs) |
|
三維積體電路的設計和應用-三維積體電路的設計和應用 (2012.01.05) 三維積體電路的設計和應用 |