|
加入機器學習功能 Xilinx Vivado工具可縮短5倍編譯時間 (2021.06.23) 賽靈思今日宣布推出Vivado ML版本,業界首款基於機器學習(Machine Learning)優化演算法,並且先進地針對團隊協作的設計流程所打造的FPGA 電子設計自動化(EDA)工具套件,能大幅節省設計時間和成本 |
|
Xilinx廣泛部署動態可重組技術 (2017.04.21) 美商賽靈思(Xilinx)推出的Vivado設計套件HLx 2017.1版中廣泛納入部分可重組 (Partial Reconfiguration) 技術,為包括有線與無線連網、測試與量測、航太與國防、汽車、及資料中心等廣泛領域的應用,提供動態的現場升級優勢以及更高的系統整合度 |
|
Xilinx擴充SmartConnect技術 為16nm UltraScale+元件提升高效 (2016.04.21) 美商賽靈思(Xilinx)推出搭載SmartConnect技術擴充的Vivado設計套件的HLx 2016.1版,其能為UltraScale與UltraScale+元件產品系列提升效能表現。Vivado Design Suite 2016.1版內含SmartConnect技術擴充,可解決數百萬高密度系統邏輯單元設計的互連瓶頸,讓UltraScale與UltraScale+元件產品系列在高利用率的同時,可額外提升20%至30%的效能 |
|
Xilinx提供支援16奈米 UltraScale+元件公用版的工具與文件 (2015.12.11) 美商賽靈思(Xilinx)宣布提供支援16奈米UltraScale+系列公用版的工具及文件,其中包含Vivado設計套件HLx版、嵌入式軟體開發工具、賽靈思功耗評估器(Power Estimator)與用於Zynq UltraScale+ MPSoC及Kintex UltraScale+元件的技術文件 |
|
Xilinx推出Vivado設計套件HLx版 (2015.12.02) 美商賽靈思(Xilinx)推出Vivado設計套件HLx版,為All Programmable SoC、FPGA元件及打造可重用的平台提供了全新超高生產效率的設計方法。全新的HLx設計套件包含高階系統、設計和WebPACK版本 |