|
西門子Solido Simulation Suite協助客戶提升AI驗證速度 (2024.07.02) 西門子數位工業軟體近日推出 Solido Simulation Suite,這是一款以 AI 加速型 SPICE、FastSPICE 與混合訊號模擬器整合而成的套件?合,目的是為客戶下一代的類比、混合訊號與客製化 IC 設計縮短關鍵設計及驗證的執行時間 |
|
西門子加入英特爾晶圓代工服務EDA聯盟 提供IC設計方案 (2022.02.22) 西門子數位化工業軟體近日宣布,加入成為英特爾晶圓代工服務(IFS)加速計劃中的EDA聯盟特許成員。英特爾的IFS計劃旨在建立完備的生態系統,基於IFS先進的製程技術,為新一代系統單晶片(SoC)提供設計與製造支援 |
|
Mentor EDA進一步支援三星Foundry 5/4奈米製程技術 (2020.08.22) Mentor, a Siemens business旗下的Calibre nmPlatform和Analog FastSPICE(AFS)自訂和類比/混合訊號(AMS)電路驗證平台已通過三星Foundry的最新製程技術認證。客戶現在可以在三星的5/4奈米FinFET製程上使用這些產品,為其先進的IC設計tapeouts進行驗證和sign-off |
|
Mentor Calibre和Analog FastSPICE平台 通過台積電最新製程認證 (2020.05.26) Mentor(西門子旗下子公司)近期宣佈,該公司的多項IC設計工具已獲得台積電領先業界的N5和N6製程技術認證。此外,Mentor與台積電的合作關係已擴展到先進封裝技術,可進一步利用Mentor Calibre平台的3DSTACK封裝技術來支援台積電的先進封裝平台 |
|
Mentor多項產品通過台積電5nm/7nm製程認證 (2019.12.02) 在台積電2019開放創新平台(OIP)生態系統論壇上,Mentor宣佈最近通過台積電認證、擁有優異的新功能以及為台積電最先進製程開發晶圓廠特定的實現方案一系列的工具,可使Mentor和台積電的共同客戶受益,並有助於進一步擴展台積電持續成長的生態系統 |
|
Mentor擴展可支援台積電5奈米FinFET與7奈米FinFET Plus 製程技術的解決方案 (2018.11.20) Mentor今(20)天宣佈其Mentor CalibreR nmPlatform 與Analog FastSPICE (AFS) 平台已通過台積電7奈米 FinFET Plus 與最新版本的5奈米FinFET製程認證。此外,Mentor 持續擴展Xpedition Package Designer 和Xpedition Substrate Integrator 產品的功能,以支援台積電的先進封裝技術 |
|
Mentor擴展可支援台積電5/7奈米FinFET Plus 製程技術的解決方案 (2018.11.19) Mentor今天宣佈,該公司的Mentor Calibre nmPlatform 與Analog FastSPICE (AFS) 平台已通過台積電7奈米 FinFET Plus 與最新版本的5奈米FinFET製程認證。此外,Mentor 持續擴展Xpedition Package Designer 和Xpedition Substrate Integrator 產品的功能,以支援台積電的先進封裝技術 |
|
Mentor強化支援台積電5nm、7nm製程及晶圓堆疊技術的工具組合 (2018.05.02) Mentor宣佈該公司Calibre nmPlatform 和Analog FastSPICE (AFS) 平台中的多項工具已通過台積電(TSMC)最新版5奈米FinFET和7奈米 FinFET Plus製程的認證,Mentor 亦宣佈,已更新其 Calibre nmPlatform工具,可支援台積電的Wafer-on-Wafer (WoW)晶圓堆疊技術,這些 Mentor工具以及台積電的新製程將能協助雙方共同客戶更快地為高成長市場實現矽晶創新 |
|
Mentor擴展台積電InFO與CoWoS設計流程解決方案協助推動IC創新 (2017.09.21) Siemens業務部門Mentor宣佈,已為其Calibre nmPlatform、Analog FastSPICE (AFS) 平台、Xpedition Package Integrator和Xpedition Package Designer工具進行了多項功能增強,以支援台積電的創新InFO(整合扇出型)先進封裝與 CoWoS (chip-on-wafer-on-substrate)封裝技術 |
|
明導國際軟體已通過台積電12FFC與7nm製程進一步認證 (2017.03.22) 明導國際(Mentor Graphics)宣佈其Calibre平台((Calibre nmDRC、Calibre Multi-Patterning、 Calibre nmLVS、Calibre YieldEnhancer with SmartFill 和Calibre xACT? 工具)以及Analog FastSPICE (AFS)電路驗證平台已通過台積電(TSMC)最新版本的12FFC製程認證 |
|
Mentor增強對TSMC 7 奈米製程初期設計開發 (2016.03.28) Mentor Graphics公司宣佈,藉由完成TSMC 10奈米FinFET V1.0認證,進一步增強和優化Calibre平台和Analog FastSPICE (AFS) 平台。此外,Calibre 和 Analog FastSPICE 平台已可應用在基於TSMC 7 奈米 FinFET 製程最新設計規則手冊 (DRM) 和 SPICE 模型的初期設計開發和 IP 設計 |
|
Mentor協助三星代工廠10奈米FinFET製程優化工具和設計流程 (2016.03.11) Mentor Graphics公司(明導)宣佈與三星電子合作,為三星代工廠10奈米FinFET製程提供各種設計、驗證、測試工具及流程的優化。其中包括Calibre物理驗證套件、Mentor Analog FastSPICE(AFS)平台、Olympus-SoC數位設計平台和Tessent測試產品套件 |
|
台積電認證Mentor Graphics軟體可應用於其10nm FinFET技術早期設計開發 (2015.04.20) Mentor Graphics(明導)宣佈:台積電(TSMC)和Mentor Graphics已經達到在 10nm EDA認證合作的第一個里程碑。 Calibre實體驗證和可製造性設計(DFM)平臺以及 Analog FastSPICE(AFS)電路驗證平臺(包括AFS Mega)已由台積電依據最新版本的10nm設計規則和 SPICE模型認證 |
|
搶佔2014行動商機 (2010.09.13) 處於行動風潮大起的今日,本刊記者應Global Press之邀走訪矽谷,了解亞洲廠商在此波趨勢中所能掌握的商機。除了前期所提到的網路骨幹將轉往電信級乙太網路、USB可望一統手機傳輸介面的兩大趨勢外,本期將把2014年前可期待的行動商機完整介紹 |