帳號:
密碼:
相關物件共 19
Cadence推出Palladium Z1硬體驗證模擬平台 (2015.11.18)
益華電腦(Cadence Design Systems)發表Cadence Palladium Z1硬體驗證模擬(emulation)平台,這是資料中心級(datacenter-class)硬體模擬系統,與前一代產品相比,可提供5倍的更高硬體模擬處理能力;若與最接近的競爭產品相比,工作負載效率平均提升了2.5倍
Cadence發表Protium快速原型平台 以擴展系統級套裝 之低功耗驗證效能 (2014.07.29)
電子設計創新廠商Cadence益華電腦今日宣布,將藉由新一代Cadence Protium快速原型開發平台(Cadence Protium rapid prototyping platform)擴展系統套裝(System Development Suite)性能,進而提升軟體開發效率;此外,Cadence Palladium XP II驗證運算平台則新增IEEE 1801低功耗標準支援
思源科技推出全新低功耗設計感知偵錯模組 (2010.02.09)
思源科技(SpringSoft)於昨日(2/8)宣佈,推出全新低功耗設計感知偵錯模組,其專屬該公司的Verdi自動化偵錯系統。功耗感知偵錯加速功耗設計意圖的理解,並使具體化、追蹤與分析功耗相關錯誤的流程自動化
創意與Cadence相輔相乘 實現ASIC設計最佳化 (2009.09.14)
益華電腦(Cadence)宣布,創意電子(Global Unichip )將以CPF為基礎的Cadence低功耗解決方案,整合至其PowerMagic設計方法中,協助客戶將複雜的低功耗ASIC設計實現最佳化。 創意電子在PowerMagic設計方法
矽統科技宣佈加入Power Forward Initiative協定 (2009.03.13)
矽統科技(SiS)宣布已加入Power Forward Initiative (PFI),並計劃提供以通用功率格式(CPF)為基礎的設計解決方案,滿足晶片組、主機板、參考設計與系統客戶的需求。 矽統科技運用Cadence益華電腦低功耗解決方案,能夠將邏輯設計、驗證與設計實現技術整合到通用功率格式中
2009年電子產業殺出重圍! (2009.01.07)
目前全球籠罩在由金融風暴而引發的不景氣當中,沒有人能明確說出全球經濟將在何時觸底,然後爬起,但可以肯定的是,迎接而來的2009年不會是個好過的年。電子產業會因此進入夕陽落日的停滯狀態嗎?很顯然地,事實不會如此,雖然腳步放慢,但新技術擁有的優勢仍會不停歇地往商業化的方向推進
Tensilica與Cadence合作建立CPF參考設計 (2008.10.08)
Tensilica宣佈與Cadence合作,根據Tensilica的330HiFi音頻處理器和388VDO視訊引擎,為其多媒體子系統建立通用功耗格式(CPF)的低功耗參考設計流程。Cadence和Tensilica的工程師合作使用完整的Cadence低功耗解決方案(包括Encounter RTL Compiler全局綜合
晶片製程與設計再上高峰 EDA工具對應出招 (2008.08.06)
製程細微化之後,不單只晶片開發者面臨嚴峻的考驗,代工廠與設備業者也同樣備感壓力。包含曝光、蝕刻、成膜、濺鍍等製程技術,都必須再提高一個檔次,同時要避免過高的失敗率
智原科技以益華電腦建構次世代低功率行動平台 (2008.05.29)
ASIC服務暨IP廠商智原科技(Faraday Technology),以及低功率多媒體平台IC供應商NemoChips,共同宣佈,NemoChips運用智原科技以Cadence益華電腦低功率解決方案Common Power Format為根基的SoCompiler設計服務,設計出一款低功率的行動式影像平台SOC
PFI發表可供下載之低功耗設計方法指南 (2008.03.25)
Power Forward Initiative(PFI)宣佈發表低功耗設計實用指南:CPF使用經驗(A Practical Guide to Low-Power Design–User experience with CPF)。這份指南中的內容由PFI二十六家會員廠商提供,由數千小時實際設計經驗的精華萃取而成,範圍涵蓋各種低功耗設計與產品
ConfigCon矽谷會議報導 (2007.12.24)
數位多媒體應用正以各種型式進入到每個人的生活當中,然而在技術的實現上卻仍有許多瓶頸需要克服。以HD高解析度視訊來說,對於可攜式嵌入式設備的運算資源將造成很大的挑戰,必須提出創新的處理架構才有可能實現
創意電子加入POWER FORWARD INITIATIVE (2007.12.21)
創意電子(Global Unichip Corporation,GUC)與Power Forward Initiativ(PFI)宣布創意電子已經加入協會,將為其設計服務客戶提供Common Power Format(CPF)為基礎的低耗電設計流程。由於創意電子的加入讓PFI更添動力,會員目前已達到24家
G2使用Cadence低功耗方案提高Wi-Fi SoC效能 (2007.11.14)
電子設計自動化與EDA大廠Cadence日前宣佈,G2 Microsystems已經使用Cadence低功耗解決方案開發無線行動跟蹤設備。這種整合度高且容易使用的流程,是以Si2標準的通用功率格式(CPF)為基礎,讓G2 Microsystems能夠縮短上市時程並達到降低功耗的目標
ARC和Cadence攜手推出低功率設計方法學 (2007.09.19)
ARC International和Cadence聯合發表一項全新的自動化通用功率格式(Common Power Format;CPF),讓新的低功率參考設計方法學(low power reference design methodology;LP-RDM)可執行於ARC專利的ARChitect處理器組態工具當中
8/22 FSA低功耗解決方案論壇 (2007.08.10)
代表全球專注於IC設計及製造委外代工之商業模式廠商的FSA即將於8月22日星期三假新竹國賓飯店舉辦「低功耗解決方案論壇」。 由於低功耗以及低成本一直以來都是IC設計業者所面臨的重要挑戰,亦是半導體業界關注的話題之一;影響所及包含了所有的電子系統、可攜式電池供電裝置、高級精緻家電及資料中心(data centers)等等
低功耗解決方案論壇 (2007.08.01)
由於低功耗以及低成本一直以來都是IC設計業者所面臨的重要挑戰,亦是半導體業界關注的話題之一;影響所及包含了所有的電子系統、可攜式電池供電裝置、高級精緻家電及資料中心(data centers)等等
-x-power-format cpf-1.0 (2007.06.13)
Inter-power format (CPF<->UPF<->*PF) parsers, utilities and translators.
Cadence益華電腦亞太區總裁居龍:人才為維持優勢的關鍵要素 (2007.02.28)
在IC設計領域中,儘管台灣人才不足,然而透過晶圓代工優勢,可以發展後段設計服務,不只幫助客戶設計還可生產,發揮一次購足(one stop shopping)的環境優勢。因此維持優勢的方式在於研發上的創新性問題,而人才正是技術創新的第一關鍵
Cadence低耗電解決方案 電源功耗共通格式整合 (2007.01.31)
電子設計創新廠商Cadence益華電腦,發表Cadence低耗電解決方案(Low-Power Solution),是一完善整合的低耗電晶片邏輯設計、驗證與設計實現的流程。Cadence益華電腦低耗電解決方案整合了針對Si2聯盟提出的電源功耗共通格式(Common Power Format,CPF),在早期的設計流程中就能考慮到電源的議題,為IC工程師們提供終端低耗電設計解決方案


  十大熱門新聞
1 安勤推出搭載NVIDIA Jetson平台邊緣AI方案新系列
2 Microchip發佈適用於醫學影像和智慧機器人的PolarFireR FPGA和SoC解決方案協議堆疊
3 貿澤RISC-V技術資源中心可探索開放原始碼未來
4 Littelfuse NanoT IP67級輕觸開關系列新增操作選項
5 英飛凌新款ModusToolbox馬達套件簡化馬達控制開發
6 台達全新溫度控制器 DTDM系列實現導體加工精準控溫
7 意法半導體車載音訊D類放大器新增汽車應用優化的診斷功能
8 貿澤電子即日起供應適用於全球LTE、智慧和IoT應用的Nordic Semiconductor nRF9151-DK開發套件
9 凌華科技全新Mini-ITX主機板驅動邊緣AI與IoT創新
10 u-blox 推出適用於穿戴應用的新型 GNSS 晶片UBX-M10150-CC

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw