帳號:
密碼:
CTIMES / 先進製程
科技
典故
簡介幾個重要的Bus規格標準

總的來說,一系列與時俱進的Bus規格標準,便是不斷提升在電腦主機與周邊設備之間,資料傳輸速度、容量與品質的應用過程。下面我們就簡介幾個重要的匯流排應用規格標準。
ADI擴大與TSMC合作以提高供應鏈產能及韌性 (2024.02.23)
ADI宣佈已與台灣積體電路製造股份有限公司(TSMC)達成協議,由台積公司在日本熊本縣的控股製造子公司—日本先進半導體製造公司(JASM)提供長期晶片產能供應。 基於ADI與台積公司長達超過30年的合作關係
格羅方德2023財年營收下降9% 汽車業務表現強勁 (2024.02.16)
晶圓代工廠格羅方德(GF)2023財年營收和去年相比下跌9%,消費電子需求疲軟和總體因素影響業績。 汽車部門營收和去年相比增長三倍,受惠於汽車行業的穩健成長和半導體車用應用增加
愛德萬測試瞄準NAND Flash/NVM市場 推出記憶體測試產品生力軍 (2023.12.19)
愛德萬測試 (Advantest Corporation)宣布旗下記憶體測試產品線再添三大生力軍。新產品瞄準NAND Flash和非揮發性記憶體 (NVM) 元件而設計,這類元件往往承受須壓低測試成本及測試區的總持有成本 (COO) 的龐大壓力
EV GROUP將革命性薄膜轉移技術投入量產 (2023.12.12)
EV Group(EVG)宣布推出EVG 850 NanoCleave薄膜剝離系統,這是首款採用EVG革命性NanoCleave技術的產品平台。EVG850 NanoCleave系統使用紅外線(IR)雷射搭配特殊的無機物材質,在透過實際驗證且可供量產(HVM)的平台上,以奈米精度讓已完成鍵合、沉積或增長的薄膜從矽載具基板釋放
英特爾下世代電晶體微縮技術突破 鎖定應用於未來製程節點 (2023.12.12)
英特爾公開多項技術突破,為公司未來的製程藍圖保留了創新發展,凸顯摩爾定律的延續和進化。在今年 IEEE 國際電子元件會議(IEDM)上,英特爾研究人員展示了結合晶片背部供電和直接背部接觸的3D堆疊 CMOS(互補金屬氧化物半導體)電晶體的最新進展
SEMI:需求疲軟 第三季半導體設備出貨較去年同期減少11% (2023.12.04)
SEMI國際半導體產業協會發布最新《全球半導體設備市場統計報告》顯示,2023年第三季全球半導體設備出貨金額256億美元,與去年同期相比年減11%、與上季度環比季減1%。 SEMI全球行銷長暨台灣區總裁曹世綸表示:「2023年第三季半導體設備出貨金額下降主要受到晶片需求疲軟所致
西門子收購Insight EDA 擴展Calibre可靠性驗證系列 (2023.11.16)
西門子數位化工業軟體完成對 Insight EDA 公司的收購,後者能夠為積體電路(IC)設計團隊,提供突破性的電路可靠性解決方案。 Insight EDA 成立於 2008 年,致力於為客戶提供類比/混合訊號和電晶體級客製化數位設計流程
新思科技與台積電合作 在N3製程上運用從探索到簽核的一元化平台 (2023.11.02)
新思科技近日宣佈擴大與台積公司的合作,並利用支援最新3Dblox 2.0標準和台積公司3DFabric技術的全面性解決方案,加速多晶粒系統設計。新思科技多晶粒系統解決方案包括3DIC Compiler,這是一個從探索到簽核一元化的平台,可以為產能與效能提供最高等級的設計效率
Ansys獲四項台積電2023 OIP年度合作伙伴獎 (2023.10.27)
Ansys 取得台積電 (TSMC) 認可,在 2023 年度的台積電開放創新平台(OIP)合作夥伴年度獎中榮獲四個獎項。OIP 年度合作伙伴獎項旨在表彰過去一年中台積電開放創新平臺生態系合作伙伴在新一代設計支援方面追求卓越的努力
西門子EDA發佈Tessent RTL Pro 加強可測試性設計能力 (2023.10.19)
西門子數位化工業軟體近日發佈 Tessent RTL Pro 創新軟體解決方案,旨在幫助積體電路(IC)設計團隊簡化並加速下一代設計的關鍵可測試性設計(DFT)工作。 隨著 IC 設計在尺寸和複雜性方面不斷增長,工程師必須在設計早期階段識別並解決可測試性問題
新思科技針對台積電N5A製程技術 推出車用級IP產品組合 (2023.10.17)
新思科技宣布針對台積公司的N5A製程,推出業界範圍最廣的車用級介面與基礎IP產品組合。新思科技與台積公司攜手達成車用SoC長期運作的可靠性與高效能運算要求,協助帶動次世代以軟體定義車輛的產業發展
西門子與台積電合作 助客戶實現IC最佳化設計 (2023.10.12)
西門子數位化工業軟體宣佈與台積電深化合作,展開一系列新技術認證與協作,多項西門子 EDA 產品成功獲得台積電的最新製程技術認證。 台積電設計基礎架構管理部門負責人 Dan Kochpatcharin 表示:「台積電與包括西門子在地的設計生態系統夥伴攜手合作
IDC:因地緣政治影響 半導體產業鏈將產生新一波區域移轉 (2023.10.03)
根據IDC(國際數據資訊)最新「地緣政治對亞洲半導體供應鏈的影響—趨勢與策略」 研究報告顯示,在各國晶片法案以及半導體政策影響下,半導體製造商紛紛被要求建立「中國+1」或是「台灣+1」的生產規劃,晶圓製造及封測產業在全球進行了不同於以往的的布局,促使半導體產業鏈產生了新的區域發展變化
新思科技利用全端大數據分析 擴充Synopsys.ai電子設計自動化套件 (2023.09.14)
新思科技宣布擴充旗下Synopsys.ai全端(full-stack)電子設計自動化(EDA)套件,針對積體電路(IC)晶片開發的每個階段,提供全面性、以人工智慧(AI)驅動的資料分析。新思科技的EDA資料分析解決方案,在半導體業界相關領域中,是首見可提供AI驅動的見解與優化,以提升探索、設計、製造與測試流程的產品
ADI投資超過十億美元 擴建奧勒岡州半導體廠 (2023.08.14)
ADI宣布投入超過十億美元擴建其位於奧勒岡州比弗頓市(Beaverton)的半導體晶圓廠。1978年建立的比弗頓工廠是ADI目前產量最大的晶圓廠,其服務對象包含了工業、汽車業、通訊業、醫療業等重要產業,亦包含消費市場
西門子數位化工業軟體發表新方案 實現設計即正確的IC佈局 (2023.08.02)
西門子數位化工業軟體推出創新解決方案 Calibre DesignEnhancer,能幫助積體電路(IC)、自動佈局佈線(P&R)和全客製化設計團隊在 IC 設計和驗證過程中實現「Calibre 設計即正確」設計佈局修改,從而顯著提高生產力、提升設計品質並加快上市速度
新思科技針對台積電3奈米製程 運用廣泛IP產品組合加速先進晶片設計 (2023.07.27)
新思科技針對台積公司的N3E製程,利用業界最廣泛的介面 IP產品組合,推動先進晶片設計全新潮流。橫跨最為廣泛使用的協定,新思科技IP產品組合在多個產品線的矽晶設計,提供領先業界的功耗、效能與面積(PPA)以及低延遲
新思科技與台積電合作 優化EDA流程加快台積電N2製程設計 (2023.05.11)
為不斷滿足新一代系統單晶片(SoC) 的嚴格設計目標,新思科技與台積公司合作,在台積公司最先進的 N2 製程中提供數位與客製化設計 EDA 流程。相較於N3E 製程,台積公司N2 製程採用奈米片(nanosheet)電晶體結構,在相同功耗下可提升速度達 15% ,或在相同速度下可減少30%的功率,同時還能提高晶片密度
科林研發:人機協作模式可加速晶片創新 並降低50%研發成本 (2023.04.21)
在一項最新的研究中,Lam Research 科林研發檢驗人工智慧(AI)應用於晶片製程開發中的潛力,這是現今一項以人工為主的步驟,對於世界上先進半導體的量產甚為重要。專家表示
Fractilia將隨機性誤差量測導入晶圓廠 提升EUV管控與良率 (2023.02.22)
Fractilia宣布Fractilia Automation Metrology Environment(FAME)產品組合推出最新生力軍:FAME 300。專為量產(HVM)晶圓廠製造環境所設計的FAME 300,可針對先進節點之微影圖案化誤差最大來源隨機效應(stochastics effects),提供即時測量、檢測與監控

  十大熱門新聞
1 科林研發:人機協作模式可加速晶片創新 並降低50%研發成本
2 新思科技與台積電合作 優化EDA流程加快台積電N2製程設計
3 西門子數位化工業軟體發表新方案 實現設計即正確的IC佈局
4 新思科技與台積電合作 在N3製程上運用從探索到簽核的一元化平台
5 新思科技利用全端大數據分析 擴充Synopsys.ai電子設計自動化套件
6 Ansys獲四項台積電2023 OIP年度合作伙伴獎
7 ADI投資超過十億美元 擴建奧勒岡州半導體廠
8 西門子EDA發佈Tessent RTL Pro 加強可測試性設計能力
9 新思科技針對台積電3奈米製程 運用廣泛IP產品組合加速先進晶片設計
10 西門子與台積電合作 助客戶實現IC最佳化設計

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw