账号:
密码:
CTIMES / 活动 /   
3D IC 技术研讨会
 


浏览人次:【4424】

開始時間﹕ 十一月二十七日(四) 11:30 結束時間﹕ 十一月二十七日(四) 17:00
主办单位﹕ 工研院系統晶片科技中心
活動地點﹕ 工研院中兴院区51馆3A会议室
联 络 人 ﹕ 周柏妤 小姐 联络电话﹕ 0958-713-513
報名網頁﹕
相关网址﹕ http://www.taiwansoc.org/activity/2008/3D%20IC/index.htm

在终端产品应用朝向高效能、小型化与异质整合的需求下,传统的2D IC技术已渐渐无法达到此种要求,为了解决在2D IC技术的瓶颈,IC制造产业已从2D平面IC制造技术转向3D立体之IC制造技术,统称为3D IC。3D IC为芯片立体堆栈整合模式,3D IC不仅可以缩短金属导线长度及联机电阻,更能减少芯片面积,具体积小、整合度高、效率高、耗电量及成本更低等特点,因此被认为是下世代半导体新技术。

另一个使用3D IC技术的最大诱因在于系统芯片(System on Chip; SOC)的整合性更佳,以往在系统芯片或系统构装(System in Packaging; SIP)等芯片整合是以2D之平面整合方式成单一芯片,而3D IC最大特点在于3D IC可让不同功能性质,甚至不同基板芯片,以最适合的制程分别制作后,再利用硅穿孔(Through-Si Via, TSV)技术进行立体堆栈整合,如此可进一步缩短金属导线长度及联机电阻,也能减少芯片面积。因为3D IC技术具体积小、整合度高、效率高、耗电量及成本更低等特点,将更符合数字电子轻薄短小发展趋势要求。

然而,在3D IC技术下,芯片间内部连接路径更短,相对使得芯片间之传输速度更快、芯片间之噪声更小、效能更佳,也使得一些须要克服的技术问题一一浮现。由于3D IC的技术需考虑TSV技术、芯片之散热问题、良好裸晶(Known Good Die; KGD)之测试、使用不同堆栈方法(C2C、C2W、W2W)对良率问题所能解决的方法、芯片接合时对准(Alignment)的误差、芯片之磨薄技术、芯片之间接合的方法和材料的选择等问题,而这些问题都是在2D IC技术上所未见的,也等待研发人员的克服。

此研讨会结合对于3D IC 设计有相当了解的专家学者,针对市场上已有的 3D IC先进封装技术研究、相关标准之美国专利数据及内存互连标准(Intimate Memory Interconnect Standard,IMIS)等题目进行报告解读与数据重整,希望对于将来3D IC相关计划之规划与研究有所帮助。

相關活動
ESL and Low Power Technology Workshop
ADC 技术研讨会
Android Embedded System技术研讨会
工研院芯片中心成果发表记者餐会
2005 A-SSCC研讨会与媒体聚会

 
相关讨论
  相关新品
Lattice MachXO Control Development Kit
原厂/品牌:Lattice
供应商:Lattice
產品類別:FPGA
Lattice ECP3 PCI Express
原厂/品牌:Lattice
供应商:Lattice
產品類別:FPGA
Lattice ECP3 Video Protocol Board
原厂/品牌:Lattice
供应商:Lattice
產品類別:FPGA
  相关新闻
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流

AD

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3
地址:台北市中山北路三段29号11楼 / 电话 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw