帳號:
密碼:
CTIMES / 3d Ic
科技
典故
第一顆電晶體(Transistor)的由來

第二次世界大戰末期,貝爾實驗室開始一項研究計畫,目標是研發出一種體積更小、功能更強大、更快速且可靠的裝置來取代真空管。1947年12月23日,由貝爾實驗室研發的電晶體取代了真空管,優點是體積更小、更可靠、且成本低廉,不僅孕育了今日遍及全球的電子半導體產業,同時也促成電訊電腦業、醫學、太空探測等領域產生戲劇性的改變。
[分析]力抗三星 台積電晶圓、封測一手抓 (2012.10.12)
為抗拒三星和Intel跨足晶圓代工的競爭,以及從三星手上搶下蘋果處理器(A7)的訂單,台積電近年來跨業整合的策略明確,從入股Mapper、ASML等半導體設備商,轉投資創意電子,擴大晶圓代工事業,到佈建逾400人的封測團隊,不斷出手進行一條龍事業體的布局
台積電推20奈米及3D IC設計參考流程 (2012.10.12)
台積電日前(10/9)宣佈,推出支援20奈米製程與CoWoS(Chip on Wafer on Substrate)技術的設計參考流程,展現了該公司在開放創新平台(Open Innovation Platform, OIP)架構中支援20奈米與CoWoS技術的設計環境已準備就緒
半導體『0.5D』的距離有多遠? (2012.09.25)
近期看到FPGA大廠陸續推出3D系統晶片,令人想起幾前年半導體產業開始積極推展的3D晶片,似乎經過幾年的醞釀,目前開始看到該技術的開花結果。只不過,Altera台灣區總經理陳英仁指出,這些其實都是屬於2.5D的製程,不是真正3D的技術範疇
3D IC必成商機:台灣問題在於產業鏈整合 (2011.12.19)
摩爾定律究竟能否延續?許多人把希望放在3D IC上。不過,工研院電光所顧子琨組長表示,3D IC的確是一項不錯的技術,但未來挑戰仍多,台灣產業要注意如何整合共創商機
5年1500萬美元 工研院與Intel共推3D記憶體 (2011.12.06)
Intel今日(12/6)與工研院、經濟部技術處共同宣佈一項針對下世代記憶體技術的合作案,未來五年總投入金額共達一千五百萬美元。這是Intel在Ultrabook以及行動裝置的佈局,工研院將提供 IC 架構及軟體技術,目標是在五年內,將記憶體功耗節省至10倍、甚至百倍以上
可攜式產品錙銖必較 3D IC量測工夫再上層樓 (2011.09.07)
可攜式裝置將成為引領電子產業向前邁進的新動力,智慧型手機、平板電腦都是絕佳例證;而PC產業面臨挑戰,自也不遺餘力追求薄型化與輕量化。晶圓量測廠商惠瑞捷成為Advantest旗下子公司後再度發表新產品,推出新產品以因應3D IC與SIP時代之量測需求
三閘極電晶體助威 英特爾直搗平板和智慧機 (2011.05.12)
英特爾推出最新三閘極電晶體(Tri-Gate transistor)技術量產化,大大有益於直取媒體平板裝置和智慧型手機的戰略高地。對於在這兩大領域「喊水會結凍」的安謀(ARM)來說,絕對不是一個好消息,而ARM想要迂迴滲透到英特爾老巢PC/NB的計畫,也可能會受到一定程度的阻礙
3D IC卡在哪裡? (2010.12.13)
在晶片微型化的過程中,兼具效能是非常關鍵的目標。如何在更小的晶片尺寸中,塞進更多的功能,一直是半導體業者所努力的研發方向。而所謂的「3D IC」製程,也是在此前提下所產生的技術
高容量記憶體 可望因3D IC而不再是奢侈品 (2010.06.24)
旺宏電子今日(6/24)發表最新的3D NAND Flash研究成果,其總經理盧志遠表示,這顆3D IC與一般討論的Sip、TSV技術不同,但是能夠大幅降低Bit Cost。未來若能步入量產,可以解決高容量記憶體成本高昂的問題,最高目標希望能與硬碟並駕齊驅,甚至超越硬碟
從3D IC/TSV 的不同名詞看3D IC 技術 (下) (2010.05.05)
目前,3D-IC定義並不相同,有人認為只要將一顆 die 放在一個substrate 上就是 3D integration,這似乎與將Chip 放在PCB上面沒有兩樣,頂多稱之為3D Package。3D-IC與3D 封裝 (package)不同的是,3D Package 裡面的元件是離散的,都是在元件的週邊利用 bonding wire 相接,但是 3D IC 卻是一個獨立的 IC,透過垂直與水平整合來大量提高集積密度
合縱連橫的3D IC國際研究趨勢(上) (2009.11.03)
3D IC的研發工作是一件龐大的整合工作,加上其異質整合的特性,初期研發不是一間公司所能負擔的起。目前,從亞洲到歐洲及美國都成立了一些研發聯盟來推動3D IC的研發工作
工研院與應用材料合作開發3DIC核心製程 (2009.10.15)
工研院與美商應用材料(Applied Material),於週四(10/15)宣佈,進行3D IC核心製程的客制化設備合作開發。該開放製程平台將整合3D IC主流技術矽導通孔(TSV)製程流程,縮短積體電路及晶片開發時間,協助半導體廠商迅速地將先進晶片設計導入市場,進而大幅降低初期投資
後摩爾定律時代 (2009.09.27)
知名物理學大師費曼早在多年前就預測:「其實下面還有許多空間」,英特爾科學家摩爾也據此提出晶圓效能與密度每18個月就會擴增一倍的「摩爾定律」。雖然多年來半導體工業隨著摩爾定律而蓬勃發展
SEMICON Taiwan 2009將主打3D IC技術 (2009.09.03)
國際半導體展(SEMICON Taiwan 2009)將於9月30日展開,展會期間將舉行8場產業趨勢與技術論壇。其中,在10月1日的「3D IC前瞻科技論壇」與10月2日的「封測與驗證論壇」中,主辦單位SEMI(國際半導體設備材料產業協會)特別邀請日月光集團研發中心總經理唐和明博士、欣銓科技副董事長暨技術總監秦曉隆、IBM 3D技術發展技術長Michael J
3D IC應用市場核心技術TSV的概況與未來 (2009.08.31)
3D IC是否可以成為應用主流,矽通孔(Through Silicon Vias;TSV)技術是一個關鍵。TSV製程的成熟,將會主導3維晶片的應用市場,未來可以用來整合IC、邏輯晶片、RF、CMOS影像感應器與微機電系統
從節能省碳談3D IC (2009.07.03)
CPU節能功率已面臨瓶頸,氣冷式散熱功能也面臨極限,SoC散熱和漏電流問題亦迫在眉睫,資料中心更是節能省碳的重點。3D IC降低功耗設計可有效降低RF功耗、明顯提升記憶體效能,有助建構綠色資料中心,用3D Stack技術大幅降低伺服器記憶體功耗,3D IC符合節能省碳環保潮流
3D IC有其他好處嗎? (2009.05.05)
3D IC必須要由電子電路的工程師與封裝設計的工程師一起共同工作,藉由垂直與水平整合達到大量提高集積密度的要求。3D IC可進一步減少 ESD 需求、有效提高散熱效果、提高良率,並具備可延展性/可規畫性/可替換性
SiP主外 3D IC主內,兩者是互補技術 (2009.04.29)
3D IC作為新興的半導體製程技術之一,已吸引許多關注的目光,但同時也引來許多的爭議。尤其是與SiP技術間的差異。對此,專精於晶片封裝的半導體技術供應商Tessera提出了獨到的看法
IBM科學家:摩爾定律終將走入歷史 (2009.04.09)
外電消息報導,IBM科學家Carl Anderson日前在2009國際物理設計論壇會上表示,半導體生產尺寸與成本呈現幾何縮小的時代將告終,而摩爾定律也即將走入歷史。另外,他也認為,光互連(optical interconnection)、3D IC和使用加速器的處理晶片能有幾何成長
未來半導體標準化著重EMC和三D封裝議題 (2009.03.30)
外電消息報導,電子資訊技術產業協會(JEITA)半導體分會、半導體技術委員會與半導體封裝產品技術專門委員會,日前舉行了08年度的報告會議。會議中指出,執行標準化是為了解決EMC和3D封裝的時間

  十大熱門新聞
1 是德加入台積電開3DFabric聯盟 加速3DIC生態系統創新
2 Ansys熱完整性和電源完整性方案通過三星異質晶片封裝認證
3 Ansys半導體模擬工具通過聯電3D-IC技術認證
4 Ansys攜手台積電與微軟 共同提升3D IC可靠度模擬

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw