|
Cadence:AI 驱动未来IC设计 人才与市场成关键 (2024.08.23) Cadence今日於新竹举行CadenceCONNECT Taiwan大会,会中邀请多位产业专家针对当前复杂电子设计提出解决方案与案例分享,特别是在AI技术当道的时代,如何利用AI技术来优化半导体的设计流程,进而提升整体的系统效能也成为今日的焦点 |
|
挥别制程物理极限 半导体异质整合的创新与机遇 (2024.08.21) 半导体异质整合是将不同制程的晶片整合,以提升系统性能和功能。
在异质整合系统中,讯号完整性和功率完整性是两个重要的指标。
因此必须确保系统能够稳定地传输讯号,和提供足够的功率 |
|
西门子EDA看好3D-IC设计趋势 聚焦软体定义应用发展 (2024.08.20) 西门子数位工业软体旗下Siemens EDA,20日於新竹举办年度IC设计技术论坛Siemens EDA Forum 2024。会中西门子数位工业软体Siemens EDA Silicon Systems执行长Mike Ellow亲临进行主题演讲,并邀请到台积电、波士顿顾问公司等,分享EDA的最新应用趋势,以及IC设计的新方向 |
|
微星科技於FMS 2024展出CXL记忆体扩展伺服器 (2024.08.07) 全球伺服器供应商微星科技(MSI),於美国The Future of Memory and Storage活动中展出基於第四代AMD EPYC处理器的新款CXL(Compute Express Link)记忆扩展伺服器,新品与合作夥伴三星电子(Samsung)和MemVerge联合展示 |
|
英特尔晶圆代工达新里程 2025年将进行次世代客户端及伺服器晶片生产 (2024.08.07) 英特尔宣布基於Intel 18A制程的AI PC客户端处理器Panther Lake和伺服器处理器Clearwater Forest已经完成制造并成功通电、启动作业系统。英特尔在流片後两个季度内达成这项里程碑,两款产品将按计划於2025年开始量产 |
|
Ansys台湾用户技术大会破千人叁加 AI及先进封装成焦点 (2024.08.06) 2024 Ansys台湾用户技术大会(Taiwan Simulation World)今日在新竹喜来登饭店盛大举行,共吸引超过1,000名来自各产业的专业人士叁与,探讨AI与模拟技术如何革新半导体、先进封装、光电通讯、智慧交通、电力电子与能源等领域的发展 |
|
AI时代里的PCB多物理模拟开发关键 (2024.07.25) AI应用兴起,带动了新一波的PCB板技术发展,也由於AI时代来临,PCB板开发的多物理模拟思维也变得越来越重要。 |
|
3D IC与先进封装晶片的多物理模拟设计工具 (2024.07.25) 在3D IC和先进封装领域,多物理模拟的工具的导入与使用已成产业界的标配,尤其是半导体领头羊台积电近年来也积极采用之後,更让相关的工具成为显学。 |
|
多物理模拟应用的兴起及其发展 (2024.07.25) 在现实世界中,许多工程与科学问题都涉及多种物理现象的耦合作用。例如,手机在运作时,除了电路中的电磁现象,还会有元件发热、外壳受力等问题。透过多物理模拟才能更全面地模拟这些复杂的交互作用 |
|
TESDA延揽AMD??总裁王启尚新任董事 (2024.07.10) 专精於SoC层级验证的EDA公司━━台湾电子系统设计自动化(TESDA)近日召开股东临时会,完成董监事改选,延揽超微(AMD)显示卡技术与工程资深??总裁王启尚新任董事。会中也通过引进研创资本的资金,这是TESDA首次获得机构投资人注资 |
|
西门子推出全新Calibre 3DThermal软体 强化3D IC市场布局 (2024.06.30) 西门子数位工业软体近日宣布推出 Calibre 3DThermal 软体,用於 3D 积体电路(3D-IC)热分析、验证与除错。Calibre 3DThermal 将 Calibre 验证软体和 Calibre 3DSTACK 软体的关键能力,以及西门子 Simcenter Flotherm 软体运算引擎相结合 |
|
西门子以Catapult AI NN简化先进晶片级系统设计中的AI加速器开发 (2024.06.18) 西门子数位工业软体近日推出 Catapult AI NN 软体,可帮助神经网路加速器在ASIC和SoC上进行高阶合成(HLS)。Catapult AI NN 是一款全面的解决方案,可对 AI 架构进行神经网路描述,再将其转换为 C++ 程式码,并合成为 Verilog 或 VHDL 语言的 RTL 加速器,以在矽晶中实作 |
|
西门子Solido IP验证套件 为下一代IC设计提供端到端矽晶品质保证 (2024.05.22) 西门子数位工业软体发布全新的 Solido IP 验证套件(Solido IP Validation Suite),这是一套完善的自动化签核解决方案,可为包括标准元件、记忆体和 IP 区块在?的所有设计智慧财产权(IP)类型提供品质保证 |
|
新思科技利用台积公司先进制程 加速新世代晶片创新 (2024.05.21) 新思科技与台积公司针对先进制程节点设计进行广泛的EDA与IP协作,并且已经在各种AI、HPC与行动装置设计中进行部署。最新的合作内容包括协同优化的光子IC流程,针对矽光子技术在追求更好的功率、效能与更高的电晶体密度的应用需求,提供解决方案 |
|
Cadence结合生成式AI技术 开创多物理场模拟应用新时代 (2024.05.07) Cadence 与NVIDIA合作,结合生成式 AI,开创多物理场模拟技术的应用新局。Cadence是透过Millennium平台,利用特制的NVIDIA硬体加速运算来提高效率,在单一Millennium M1机箱可达到等同於32,000颗CPU的运算效能,提供接近硬体模拟的速度 |
|
西门子Veloce CS新品协助硬体加速模拟和原型验证 (2024.04.23) 西门子数位化工业软体发布 Veloce CS 硬体辅助验证及确认系统。此系统为电子设计自动化(EDA)产业首创,整合硬体模拟、企业原型验证和软体原型验证,并采用两个先进的积体电路(IC):用於硬体模拟的西门子专用型 Crystal 加速器晶片;以及用於企业和软体原型验证的 AMD Versal Premium VP1902 FPGA 自适应 SoC |
|
Cadence和NVIDIA合作生成式AI项目 加速应用创新 (2024.03.24) 益华电脑(Cadence Design Systems, Inc.)宣布.扩大与 NVIDIA 在 EDA、系统设计和分析、数位生物学(Digital Biology)和AI领域的多年合作,推出两种革命性解决方案,利用加速运算和生成式AI重塑未来设计 |
|
imec推出首款2奈米制程设计套件 引领设计路径探寻 (2024.03.11) 於日前举行的2024年IEEE国际固态电路会议(ISSCC)上,比利时微电子研究中心(imec)推出一款开放式制程设计套件(PDK),该套件配备一套由EUROPRACTICE平台提供的共训练程式 |
|
西门子加入半导体教育联盟 应对产业技能和人才短缺问题 (2024.03.05) 西门子数位化工业软体今(5)日宣布加入半导体教育联盟(Semiconductor Education Alliance),协助建设积体电路(IC)设计和电子设计自动化(EDA)产业的实践社区,包括教师、学校、出版商、教育技术公司和研究组织等范围,推进半导体产业蓬勃发展 |
|
Arm扩展全面设计生态系 加速基础设施创新 (2024.03.01) 一年前,生成式 AI 就像一道突如其来的闪电,瞬间让大家清楚看到人们对更多运算力与弹性的需求,以驱动更多优化的解决方案,来处理数十亿个装置产出的庞大资料。
这就是驱动 Arm 全面设计(Arm Total Design)的力量之一 |