账号:
密码:
CTIMES / PLL
科技
典故
电子工业改革与创新者 - IEEE

IEEE的创立,是在于主导电子学的地位、促进电子学的创新,与提供会员实质上的协助。
信号源量测技术研讨会-台北场 (2004.09.01)
这场半天的研讨会将详细介绍创新的产品E5052A信号源分析仪(SSA)的主要特色,并说明它将如何革新您目前的信号源组件和电路的设计与测试流程。 邀请的对象 振荡器
信号源量测技术研讨会-新竹场 (2004.09.01)
这场半天的研讨会将详细介绍创新的产品E5052A信号源分析仪(SSA)的主要特色,并说明它将如何革新您目前的信号源组件和电路的设计与测试流程。 邀请的对象 振荡器
TI推出高整合度频率倍频器 (2004.08.09)
德州仪器 (TI) 宣布推出利用其制程技术能力,宣布推出一颗高整合度的频率组件,它内含三个锁相回路 (PLL) 滤波器,还提供最强大的效能。这颗频率倍频器的架构不需外部零件支持锁相回路,这能减少整体系统成本和节省电路板面积
可编程逻辑方案支持数字显示器 (2004.07.01)
不久的未来,数字显示技术将会取代传统屏幕。不只如此,新一代电子显示设备还必须具备数字链接与数据处理的功能才能符合市场需求。面对这项严苛的挑战,以可编程逻辑方案来量身订做所需的设计架构,才有办法解决所有问题,并让对手望尘莫及
ADI推出平面显示接口产品系列-AD9883ABST (2004.06.06)
ADI推出平面显示接口产品系列的最新成员-AD9883ABST。最新的工业等级AD9883A是业界首颗完全整合模拟接口以操作于-40ºC到+80ºC工业温度范围内的装置。在需要温度范围更广、设计特性更耐用的恶劣环境需求下,该装置仍能达到优异的画质
智慧型手机电源管理系统的设计 (2004.06.01)
今日科技所需求的手机电池除了要能够长时间供应稳定电源外,体积小重量轻也是关键。缩小电路板面积、增长供电时间与减少成本该如何毕其功于一役?将众多电源管理元件整合在单一晶片上将是解决问题的最好途径
WCDMA发送器理论与量测结果 (2004.05.05)
目前的行动通讯技术已逐渐演进至3G标准,本文将以广泛的技术观点来讨论3G发送器的主要关键需求,包含频分双工(Frequency Division Duplex;FDD)、宽带分码多重存取(Wideband Code Division Multiple Access;WCDMA)系统发送器的设计与量测效能,并举实际之发送器芯片产品做为说明案例
解构抖动转移曲线技术 (2004.04.05)
抖动转移曲线(Jitter Transfer Function;JTF)为比较介面IC的主要技术。 JTF为透过纪录一包含锁向回路元件的资料集,为设计人员提供大量相异的抖动频率之性能总括,本文将带领读者了解何为抖动转移曲线,并深入解读该技术之深层意义
Cypress推出高效能MPEG频率产生器 (2004.03.14)
Cypress Semiconductor日前宣布提供第二代高效能MPEG 频率产生器系列产品样本。CY241V08ASC以CY2410 及CY2411这两套成功的频率产生器系列产品为架构,特别针对各种多媒体应用量身打造,例如像视频转换器(STB)、DVD放影机、xDSL调制解调器、以及其它需要精准且稳定的电压控制晶体振荡器(Voltage Controlled Crystal Oscillator; VCXO)的产品
Vishay 推出新型双信道MOSMIC (2004.03.14)
Vishay Intertechnology宣布推出新型双信道MOSMIC(MOS Monolithic Integrated Circuit) 器件系列的第一部分,MOSMIC. 器件在业界标准的小型SOT363 封装中将两个MOSMIC 放大器——一个爲用于VHF 应用而进行了优化,另一个爲用于UHF 应用而进行了优化——与一集成的开关进行了完美结合
Bluetooth射频电路设计与测试挑战 (2004.01.05)
Bluetooth RF测试之正确无线电设计测试,从开发产品的过程中必须解决数种问题,如Bluetooth的技术认证、高梁率的制造与测试等,本文将概略性的探讨Bluetooth生产技术及其制程
锁相回路原理、元件与电路架构 (2003.12.05)
锁相的观念在1930年代发明后,很快地被广泛运用在电子和通讯领域中,包含了记忆体、微处理器、硬碟驱动装置等。高性能的积体电路也被广泛地运用在高频无线通讯及光纤通讯中,但此也意味着在同一个系统晶片内,所要面对介面电路和同步的问题也相对复杂
以微机电技术实现射频单晶片──解析RF MEMS (2003.11.05)
射频单晶片系统(SoC)一直是人类追求卓越的理想,目的是为了让无线通讯的产品更轻薄短小。如此一来,通讯系统电路架构就必须把很多原本外加的元件整合进入单一晶片里面
科胜讯推出HomePlug单芯片半导体解决方案 (2003.10.28)
科胜讯(Conexant)日前推出针对HomePlug Ethernet网桥、HomePlug无线网桥与路由器以及各种嵌入式应用,如个人计算机媒体配接器等的HomePlug单芯片半导体解决方案,HomePlug的电源线传输技术是利用现有的家庭屋内电源配线形成网络
GCT发表Bluetooth Baseband chip (2003.10.22)
专业电子零组件代理商嵩森科技(PANTEK)近日表示,由该公司所代理的GCT Semiconduetor其以CMOS Direct Conversion技术所开发的RF chip(CDMA手机用PLL+VCO,BT、RF、WLAN RF)已量产上市
无线通讯系统晶片之应用与技术架构(下) (2003.10.05)
第四代(4G)宽频无线通讯系统的发展,是由多重天线架构配合正交分频多工技术(MIMO-OFDM)的高效能表现给催生的。本文接续143期,在针对正交分频多工进行概略介绍,且对可能产生的同步问题与通道效应深入探讨后,继续为读者剖析传收机架构的设计方法,包括基频部份电路、类比前端电路及射频电路架构之选择
探索新Fractional-N PLL设计 (2003.10.05)
为让Fractional-N PLL(分数-N型锁相回路)可超越Integer-N PLL(整数-N 型锁相回路)的,业界已经努力了许久,而现在有一种新的设计已经能让Fractional-N PLL达到理论上的效能。本文将讨论现行架构的限制,及其对于效能的影响
IDT发表高性能频率装置 (2003.09.16)
IDT日前针对桌面计算机运算平台推出一系列频率产生与分散装置(CV104、CV105、CV107及CV109)。IDT表示,为因应日渐成长的频率管理装置市场,该公司运用其长期在发展通讯IC应用的频率分配器(clock-distribution)和频率产生器(clock-generation)解决方案所拥有的专业经验与技术,延伸发展出全新可供PC平台所用的频率架构
高速ASIC设计整合SerDes之测试挑战 (2003.07.05)
随着系统迈向更高的速度发展,业者将多种组件整合为系统单芯片,因此须于IC与背板之间移动大量数据,促使许多厂商将SerDes整合至其ASIC与其它大型芯片。建立一套支持同步设计、整合、预先整合测试及生产测试的模式,将协助宏单元供货商与其客户拥有更好的效能表现,并能以更低的成本与更短的上市时程推出产品
高弹性时脉晶片的设计发展趋势 (2003.06.19)
对于各种数位电子装置来说,提供「心跳」讯号的时脉产生器(Clock Generator)是不可或缺的晶片,而零延迟缓冲元件(Zero Delay Buffer;ZDB)则在整个系统设计中提供信号还原、加强功能,除保证相位一致,还可以除频、倍频,​​及具有电源中止的保护管理功能

  十大热门新闻

AD

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3
地址:台北市中山北路三段29号11楼 / 电话 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw