账号:
密码:
CTIMES / 晶圓堆疊
科技
典故
第一颗晶体管(Transistor)的由来

第二次世界大战末期,贝尔实验室开始一项研究计划,目标是研发出一种体积更小、功能更强大、更快速且可靠的装置来取代真空管。1947年12月23日,由贝尔实验室研发的晶体管取代了真空管,优点是体积更小、更可靠、且成本低廉,不仅孕育了今日遍及全球的电子半导体产业,同时也促成电讯计算机业、医学、太空探测等领域产生戏剧性的改变。
ANSYS针对台积电先进封装技术拓展解决方案 (2018.05.11)
台积电(TSMC)已针对其晶圆堆叠(Wafer on Wafer;WoW)和CoWoS(Chip on Wafer on Substrate)先进封装技术,认证ANSYS RedHawk、ANSYS RedHawk-CTA、和ANSYS CSM。 这些解决方案包含晶粒和封装萃取(extraction)的共同模拟(co-simulation)和共同分析(co-analysis)、电源和讯号完整性分析、电源和讯号电子飘移(signal EM)分析、以及热分析
Mentor强化支援台积电5nm、7nm制程及晶圆堆叠技术的工具组合 (2018.05.02)
Mentor宣布该公司Calibre nmPlatform 和Analog FastSPICE (AFS) 平台中的多项工具已通过台积电(TSMC)最新版5奈米FinFET和7奈米 FinFET Plus制程的认证,Mentor 亦宣布,已更新其 Calibre nmPlatform工具,可支援台积电的Wafer-on-Wafer (WoW)晶圆堆叠技术,这些 Mentor工具以及台积电的新制程将能协助双方共同客户更快地为高成长市场实现矽晶创新

  十大热门新闻

AD

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3
地址:台北市中山北路三段29号11楼 / 电话 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw