|
Microchip的RTG4 FPGA采用无铅覆晶凸块技术达到最高等级太空认证 (2024.10.18) 根据美国国防後勤局(DLA)的规定,合格制造商名单(QML)Class V是太空元件的最高级别认证,并且是满足载人、深空和国家安全计划等最关键的太空任务保障要求的必要步骤 |
|
日月光以VIPack小晶片互连技术协助实现AI创新应用 (2024.03.21) 因应人工智慧((AI) 应用於多样化小晶片(chiplet)整合的需求日益增加,日月光半导体宣布,VIPack平台透过微凸块(microbump)技术将晶片与晶圆互连间距的制程能力从 40um提升到 20um,这对於在新一代的垂直整合(例如日月光 VIPack 平台2.5D 和3D 封装)与2D并排解决方案中实现创造力和微缩至关重要 |
|
贺利氏三大新品亮相半导体展 广泛应用於各式工业需求 (2018.09.05) 半导体与电子封装领域材料解决方案领导厂商贺利氏,在本次2018台湾国际半导体展(SEMICON Taiwan),展出一系列可被广泛运用於工业应用中的解决方案,包含新型红外线辐射器、超细焊锡粉制成的焊锡膏以及高纯度石英玻璃 |
|
无铅材料对永续制造至关重要 (2016.11.17) ECTC 2015针对微电子领域中的永续性举行了一场特别会议。在会议期间,高通公司的Michelle Lee谈及透过涵盖环保、社会和企业的共同治理以驱动长期成长与获利的公司策略。这项工作中一部份包括了推展供应链的社会与道德责任 |
|
可携式消费性电子带动系统级封装市场兴起 (2007.06.27) 近年来手机等携带性电子产品日益讲求轻薄短小的趋势,带动系统级封装(System in Package)市场的快速崛起,日月光预期,在手机产业的驱动下,SIP技术的后续发展潜力无穷大 |
|
日月光集团与FCI签署全球技术许可协议 (2005.04.29) 日月光半导体宣布,与供应晶圆凸块和晶圆级封装技术的全球领导厂商Flip Chip International, LLC (FCI) 共同签署技术许可协议。透过合约的签订,日月光集团将于全球各营运据点运用FCI的晶圆凸块以及UltraCSPTM晶圆级封装技术,并全面扩展生产制造能力 |
|
日月光将举办半导体封装与测试科技论坛 (2004.09.03) 月光集团将于9月3日于台湾新竹举行为期一天的第五届半导体封装与测试科技论坛, 将邀请业界的半导体专业人士,共同探讨半导体后段的最新趋势、技术发展与解决方案 |
|
日月光完成8吋晶圆电镀植凸块技术 (2003.04.10) 晶圆植凸块技术为业者竞相投入研发的项目之一,日月光、矽品、安可(Amkor)等厂均将其列入研发重点。近日封装测试厂日月光半导体宣布,已研发完成8吋晶圆电镀植凸块技术,并且已进入试产阶段,预计初期月产能为10000片 |
|
日月光8吋晶圆电镀技术研发成功 (2003.04.09) 日月光半导体于9日宣布8吋晶圆电镀技术研发成功,并已进入试产阶段,成为同时具备印刷与电镀凸块技术之封装厂商。预计第一阶段月产能达10,000片。随着覆晶封装在2002年开始显著成长,以及未来大部分0.13微米以下制程产出的晶片都会采用覆晶封装的趋势,凸块技术的需求量也相应不断攀升 |
|
日月光12吋晶圆凸块覆晶封装技术进入量产 (2002.10.29) 日月光半导体(ASE)29日宣布12吋晶圆凸块与覆晶封装技术进入量产,该公司将以成熟的技术及丰富的制程经验提供全球客户完整的12吋晶圆后段整合封测制造服务能力。日月光表示 |
|
12吋晶圆后段制程之发展趋势探讨 (2002.08.05) 随着资讯处理的需求日增,带动了IC晶片应用的大幅成长,晶片制造商同时也必须不断降低成本并缩短产品上市时程,以因应产品生命周期持续缩短的市场需求。除了持续加速发展先进制程技术外,晶圆尺寸也因应产能的扩充,由过去的6吋与8吋,正逐渐迈向12吋晶圆时代 |
|
台积电、联电寻求第三方 (2002.06.25) 台积电、联电为了以一元化服务巩固客户,近来积极寻求晶圆植凸块(Bumping)协力厂合作。现阶段台积电已与日月光、米辑合作提供完整覆晶封装制程服务,联电则与硅品、悠立、慎立建立合作关系 |
|
晶圆凸块发展资金大 (2001.12.10) 台湾两大晶圆代工厂纷纷找上第三方合作晶圆凸块,台积电与华治科技合作开发,联电则是选择悠立半导体为协力厂,两大厂商将在高速CPU与绘图芯片市场上再度相遇。
悠立半导体指出 |
|
日月光12吋晶圆锡铅凸块技术开发完成 (2001.11.19) 全球半导体封装测试大厂日月光半导体,19日正式宣布12吋锡铅凸块(Solder Bumping)技术开发完成成功试产出第一片12吋凸块晶圆,建立目前全球最完整的12吋晶圆后段整合封测代工能力 |
|
悠立半导体获得锡铅凸块认证 (2001.08.26) 又一家逻辑芯片大厂完成技术认证,专业植凸块厂悠立半导体也于日昨表示,近期内已完成智霖低熔点(eutectic)锡铅凸块技术认证,并已开始为智霖量产锡铅凸块产品,悠立将以此做为对抗不景气的利器 |
|
锡铅凸块毛利高 业者争相开发 (2001.08.24) 日前硅品完成可程序逻辑芯片大厂智霖(Xilinx)锡铅凸块(Solder Bumping)技术认证后,专业植凸块厂悠立半导体也于23日表示,近期内已完成智霖低熔点(eutectic)锡铅凸块技术认证,并已开始为智霖量产锡铅凸块产品 |
|
台积电锡铅凸块制程进入量产阶段 (2001.04.19) 台积电19日宣布,领先业界推出覆晶封装(flip chip packaging)的关键技术--晶圆凸块(wafer bumping)制程,以提供客户更完整的专业集成电路制造服务,为客户创造更高的附加价值 |
|
日月光完成卷带式承载封装与高铅焊锡凸块技术研发 (2001.02.24) 日月光半导体日前宣布「卷带式承载封装」(Tape Carrier Package,TCP)与「高铅焊锡」(High Lead Bumping)技术已研发完成,并进入量产,提供客户稳定且高质量的服务。TCP封装技术为现今液晶显示屏幕驱动芯片的主要封装技术 |
|
日月光早投入之覆晶技术已成为封装主流 (2000.12.20) 为因应电子产品小型化与芯片性能高速化的趋势,封装厂商必须克服体积、散热、耗电与电性等的挑战,向外接线的传统封装技术已无法应付高电性需求。而直接以芯片的凸块(bump)与基板链接以取代打线的覆晶封装(flip chip on BGA),由于电路效能与信号整合度的大幅增强,已然成为先进封装技术的主流 |